Memoria de acceso aleatorio resistiva

Nuevo tipo de memoria de computadora

La memoria de acceso aleatorio resistiva ( ReRAM o RRAM ) es un tipo de memoria de computadora de acceso aleatorio (RAM) no volátil (NV ) que funciona modificando la resistencia a través de un material de estado sólido dieléctrico , a menudo denominado memristor . Una ventaja importante de ReRAM sobre otras tecnologías NVRAM es la capacidad de escalar por debajo de los 10 nm.

La memoria ReRAM tiene algunas similitudes con la memoria RAM de puente conductivo (CBRAM) y la memoria de cambio de fase (PCM) en el sentido de que modifican las propiedades del material dieléctrico. La CBRAM implica un electrodo que proporciona iones que se disuelven fácilmente en un material electrolítico, mientras que la PCM implica la generación de suficiente calentamiento Joule para efectuar cambios de fase de amorfo a cristalino o de cristalino a amorfo. Por el contrario, la ReRAM implica la generación de defectos en una fina capa de óxido, conocida como vacantes de oxígeno (ubicaciones de enlace de óxido donde se ha eliminado el oxígeno), que posteriormente pueden cargarse y desplazarse bajo un campo eléctrico. El movimiento de los iones de oxígeno y las vacantes en el óxido sería análogo al movimiento de los electrones y los huecos en un semiconductor.

Aunque inicialmente se consideró que la ReRAM sería una tecnología de reemplazo de la memoria flash , los beneficios en términos de costo y rendimiento de la ReRAM no han sido suficientes para que las empresas procedan a reemplazarla. Aparentemente, se puede utilizar una amplia gama de materiales para la ReRAM. Sin embargo, el descubrimiento [1] de que el popular dieléctrico de compuerta de alto κ HfO 2 se puede utilizar como una ReRAM de bajo voltaje ha animado a los investigadores a investigar más posibilidades.

RRAM es el nombre de marca registrada de Sharp Corporation , un fabricante japonés de componentes electrónicos, en algunos países, incluidos los miembros de la Unión Europea . [2]

Un chip de bajo consumo llamado NeuRRAM corrige un viejo defecto de diseño para ejecutar algoritmos de IA a gran escala en dispositivos más pequeños, alcanzando la misma precisión que las computadoras digitales, al menos para aplicaciones que necesitan solo unos pocos millones de bits de estado neuronal. Como NeuRRAM es una tecnología analógica, sufre los mismos problemas de ruido analógico que afectan a otros semiconductores analógicos. Si bien esto es una desventaja, muchos procesadores neuronales no necesitan almacenamiento de estado bit-perfecto para realizar un trabajo útil. [3]

Historia

A principios de la década de 2000, varias empresas estaban desarrollando ReRAM y algunas de ellas presentaron solicitudes de patentes para diversas implementaciones de esta tecnología. [4] [5] [6] ReRAM ha entrado en comercialización en una escala de capacidad de KB inicialmente limitada. [ cita requerida ]

En febrero de 2012, Rambus compró una empresa de ReRAM llamada Unity Semiconductor por 35 millones de dólares. [7] Panasonic lanzó un kit de evaluación de ReRAM en mayo de 2012, basado en una arquitectura de celda de memoria de óxido de tantalio 1T1R (1 transistor – 1 resistencia). [8]

En 2013, Crossbar presentó un prototipo de ReRAM en forma de chip del tamaño de un sello postal que podía almacenar 1 TB de datos. En agosto de 2013, la empresa afirmó que la producción a gran escala de sus chips ReRAM estaba prevista para 2015. [9] La estructura de la memoria (Ag/a-Si/Si) se parece mucho a una CBRAM basada en plata.

También en 2013, Hewlett-Packard demostró una oblea ReRAM basada en memristor y predijo que los SSD de 100 TB basados ​​en la tecnología podrían estar disponibles en 2018 con capacidades de 1,5 PB disponibles en 2020, justo a tiempo para la parada del crecimiento de las capacidades de flash NAND. [10]

Se han descubierto diferentes formas de ReRAM basadas en diferentes materiales dieléctricos, que abarcan desde perovskitas hasta óxidos de metales de transición y calcogenuros . Se demostró que el dióxido de silicio exhibía conmutación resistiva ya en mayo de 1966 [11] , y recientemente se ha vuelto a estudiar su uso. [12] [13]

En 1963 y 1964, los miembros de la Universidad de Nebraska-Lincoln propusieron por primera vez una matriz de memoria resistiva de película delgada . [14] [15] JG Simmons informó sobre trabajos adicionales sobre esta nueva memoria resistiva de película delgada en 1967. [16] [17] En 1970, los miembros del Atomic Energy Research Establishment y la Universidad de Leeds intentaron explicar el mecanismo teóricamente. [18] : 1180  En mayo de 1997, un equipo de investigación de la Universidad de Florida y Honeywell informó sobre un método de fabricación para "memoria de acceso aleatorio magnetorresistiva" utilizando grabado de plasma de resonancia de ciclotrón electrónico. [19]

Leon Chua argumentó que todos los dispositivos de memoria no volátil de dos terminales, incluyendo ReRAM, deberían considerarse memristores . [20] Stan Williams de HP Labs también argumentó que ReRAM era un memristor . [21] Sin embargo, otros desafiaron esta terminología y la aplicabilidad de la teoría del memristor a cualquier dispositivo físicamente realizable está abierta a discusión. [22] [23] [24] Se discute si los elementos de conmutación resistiva basados ​​en redox (ReRAM) están cubiertos por la teoría actual del memristor. [25]

El óxido de silicio presenta un caso interesante de conmutación por resistencia. [26] Se han informado dos modos distintos de conmutación intrínseca: la basada en la superficie, en la que los filamentos de silicio conductores se generan en los bordes expuestos (que pueden ser internos, dentro de los poros, o externos, en la superficie de las estructuras de mesa), y la conmutación en masa, en la que los filamentos de vacancia de oxígeno se generan dentro de la masa del óxido. El primer modo sufre la oxidación de los filamentos en el aire, lo que requiere un sellado hermético para permitir la conmutación. El último no requiere sellado. En 2014, investigadores de la Universidad Rice anunciaron un dispositivo basado en filamentos de silicio que usaba un dieléctrico de óxido de silicio poroso sin estructura de borde externo; en cambio, los filamentos se formaban en los bordes internos dentro de los poros. Los dispositivos se pueden fabricar a temperatura ambiente y tienen un voltaje de formación inferior a 2 V, una alta relación de encendido y apagado, bajo consumo de energía, capacidad de nueve bits por celda, altas velocidades de conmutación y buena resistencia. Los problemas con su inoperancia en el aire se pueden superar mediante el sellado hermético de los dispositivos. [27] La ​​conmutación en masa en óxido de silicio, iniciada por investigadores de la UCL ( University College London ) desde 2012, [13] ofrece voltajes de electroformado bajos (2,5 V), voltajes de conmutación de alrededor de 1 V, tiempos de conmutación en el régimen de nanosegundos y más de 10 000 000 de ciclos sin fallas del dispositivo, todo en condiciones ambientales. [28]

Formando

Formación de filamentos: una celda ReRAM de 50 nm × 50 nm de Crossbar (archivada el 19 de marzo de 2015 en Wayback Machine ) muestra [ aclara ] el caso de formación de filamentos cuando la corriente aumenta abruptamente más allá de un cierto voltaje. A menudo se utiliza un transistor para limitar la corriente y evitar una ruptura descontrolada después de la formación del filamento.

La idea básica es que un dieléctrico , que normalmente es aislante, puede formar una ruta de conducción después de la aplicación de un voltaje suficientemente alto. [29] La ruta de conducción puede surgir de diferentes mecanismos, incluida la migración de defectos metálicos o vacantes. Una vez que se forma la ruta de conducción, puede restablecerse (romperse, lo que da como resultado una alta resistencia) o ajustarse (reformarse, lo que da como resultado una resistencia menor) mediante otro voltaje más bajo. Es posible que estén involucradas muchas rutas de corriente, en lugar de un solo filamento. [30] La presencia de estas rutas de corriente en el dieléctrico se puede demostrar in situ mediante microscopía de fuerza atómica conductiva . [29] [31] [32] [33]

La trayectoria de baja resistencia puede ser localizada (filamentosa) u homogénea. Ambos efectos pueden ocurrir a lo largo de toda la distancia entre los electrodos o solo en la proximidad de uno de ellos. Los efectos de conmutación de la trayectoria de conducción filamentosa y homogénea se pueden distinguir midiendo la dependencia del área del estado de baja resistencia. [34]

En determinadas condiciones, se puede omitir la operación de formación. [35] Se espera que en estas condiciones, la corriente inicial ya sea bastante alta en comparación con las capas de óxido aislante. Las celdas ReRAM generalmente no requieren una formación de alto voltaje si los iones Cu ya están presentes en el dieléctrico, habiendo sido introducidos mediante un proceso de fotodifusión o recocido diseñado; dichas celdas también pueden regresar fácilmente a su estado inicial. [36] En ausencia de dicho Cu inicialmente en el dieléctrico, el voltaje aplicado directamente al electrolito tiene una gran posibilidad de formación. [37]

Estilos de operación

Para las memorias de tipo de acceso aleatorio, se prefiere una arquitectura 1T1R (un transistor, una resistencia) porque el transistor aísla la corriente a las celdas que se seleccionan de las celdas que no lo son. Por otro lado, una arquitectura de punto de cruce es más compacta y puede permitir el apilamiento vertical de capas de memoria, ideal para dispositivos de almacenamiento masivo. Sin embargo, en ausencia de transistores, el aislamiento debe proporcionarse mediante un dispositivo "selector", como un diodo , en serie con el elemento de memoria o mediante el propio elemento de memoria. Estas capacidades de aislamiento son inferiores al uso de transistores si la relación de encendido/apagado del selector no es suficiente, lo que limita la capacidad de operar matrices muy grandes en esta arquitectura. El interruptor de umbral basado en película delgada puede funcionar como un selector para ReRAM bipolar y unipolar. El selector basado en interruptor de umbral se demostró para una matriz de 64 Mb. [38] La arquitectura de punto de cruce requiere selectores de dos terminales compatibles con BEOL como el diodo de perforación para ReRAM bipolar [39] o el diodo PIN para ReRAM unipolar. [40]

La polaridad puede ser binaria o unaria. Los efectos bipolares hacen que la polaridad se invierta al cambiar de resistencia baja a alta (operación de reinicio) en comparación con el cambio de resistencia alta a baja (operación de ajuste). La conmutación unipolar no afecta la polaridad, pero utiliza voltajes diferentes.

Sistemas de materiales para celdas de memoria resistivas

Múltiples sistemas de materiales inorgánicos y orgánicos presentan efectos de conmutación resistivos térmicos o iónicos. Estos pueden agruparse en las siguientes categorías: [34]

  • calcogenuros de cambio de fase como Ge
    2
    Sb
    2
    Te
    5
    o AgInSbTe
  • óxidos metálicos de transición binarios como NiO, Ta 2 O 5 o TiO
    2
  • perovskitas como Sr (Zr) TiO
    3
    [41] o PCMO
  • electrolitos de estado sólido como GeS, GeSe, SiO
    incógnita
    o Cu
    2
    S
  • complejos orgánicos de transferencia de carga como CuTCNQ
  • sistemas donantes-aceptores orgánicos como Al AIDCN
  • Materiales aislantes bidimensionales (en capas) como el nitruro de boro hexagonal [42] [43]

RRAM basada en perovskita

Los materiales de perovskita inorgánica de tipo ABO3, como BaTiO3, SrRuO3, SrZrO3 y SrTiO3, han despertado un gran interés en la investigación como medios de almacenamiento en memristores debido a sus notables efectos de conmutación de resistencia y diversas funcionalidades, como características físicas ferroeléctricas, dieléctricas y semiconductoras. [44] Sin embargo, la naturaleza frágil y el alto costo del proceso de fabricación limitan las amplias aplicaciones de estos materiales de perovskita inorgánica de tipo ABO3 para memristores. Recientemente, las perovskitas de trihaluro de plomo de tipo ABX3 han despertado un gran interés en la investigación para su uso en dispositivos optoelectrónicos, como dispositivos fotovoltaicos, fotodetectores y diodos emisores de luz (LED). [45] En estas estructuras, A es un compuesto orgánico o inorgánico monovalente (MA:CH3NH3+, FA: CH(NH2)2+, Cs+, Rb+), B es un catión metálico divalente (Pb2+, Sn2+) y X es un anión haluro (Cl, Br, I). El catión A reside en las ocho esquinas de la unidad cúbica y el catión B se ubica en el centro del grupo octaédrico [BX6]4 para formar la estructura de perovskita 3D. Según los diferentes cationes del sitio A, estas estructuras se pueden clasificar en perovskitas híbridas orgánico-inorgánicas y perovskitas completamente inorgánicas. [46] Además, este tipo de perovskita se puede obtener fácilmente mediante métodos procesables en solución a un bajo costo.[16] Sin embargo, debido a la inclusión de cationes orgánicos, se encontró comúnmente que la inestabilidad térmica intrínseca de las perovskitas de trihaluro de plomo de metilamonio (MA) y formamidinio (FA) era realmente un cuello de botella para el desarrollo de dispositivos electrónicos híbridos basados ​​en perovskita. [47] Por lo tanto, para resolver este problema, los cationes orgánicos deben sustituirse por otros iones como los cationes de cesio (Cs). Curiosamente, hay algunos informes de células solares de hibridación de cesio/cesio que nos dan muchas pistas nuevas para la estabilidad mejorada de los dispositivos electrónicos basados ​​en perovskita completamente inorgánica. Cada vez más publicaciones demuestran que las perovskitas completamente inorgánicas basadas en cationes Cs inorgánicos podrían ser estructural y térmicamente estables por encima de los 100 °C, mientras que las perovskitas híbridas se degradan térmicamente a yoduro de plomo por encima de los 85 °C. [48] ​​Por lo tanto, se ha insinuado que las perovskitas completamente inorgánicas podrían ser excelentes candidatas para la fabricación de dispositivos de memoria de conmutación resistiva estables y altamente eficientes utilizando un proceso de bajo costo. Considerando que las perovskitas CsPbX3 se preparan generalmente por el método de solución, son posibles defectos puntuales como vacantes, intersticiales y antisitios en los cristales. Estos defectos son esenciales para la memoria de conmutación resistiva dominada por la deriva de defectos. Por lo tanto, estas perovskitas CsPbX3 tienen un gran potencial para su aplicación en dispositivos de memoria. [49]Dado que la conmutación de resistencia en las RRAM basadas en perovskita de haluro se debe a migraciones de átomos de haluro a través de vacantes, las características de migración de una vacante dentro de la RRAM son una de las propiedades materiales más importantes de la RRAM, que determinan sus características clave. Sin embargo, a pesar de su importancia, la energía de activación de la vacante de haluro en las RRAM no ha sido un tema de estudio serio en absoluto. Obviamente, una pequeña barrera de activación de la vacante de haluro esperada en las RRAM basadas en perovskita de haluro juega un papel central al permitir que esta RRAM funcione a voltajes bajos y, por lo tanto, en un modo de bajo consumo de energía. [50]

Manifestaciones

Los artículos presentados en la Conferencia IEDM de 2007 sugirieron por primera vez que la ReRAM exhibe corrientes de programación más bajas que la PRAM o la MRAM sin sacrificar el rendimiento, la retención o la resistencia de la programación. [51] Algunos sistemas ReRAM citados comúnmente se describen más adelante.

ReRAM a escala Gb

En 2013, SanDisk publicó una ReRAM de 24 nm y 32 Gb sin muchos detalles más allá de un dispositivo de acceso sin transistores y una composición de RRAM de óxido metálico. [52]

En 2014, Micron y Sony publicaron una ReRAM de 16 Gb y 27 nm (en realidad CBRAM). En lugar de una estructura 1T1R para un bit, se dividieron dos bits entre dos transistores y electrodos inferiores, mientras que se compartían las partes superiores (electrolito, depósito de cobre y electrodo superior). [53]

HfO2-ReRAM basada en

En IEDM 2008, el ITRI demostró la primera tecnología ReRAM de alto rendimiento utilizando HfO2 con una capa intermedia de Ti, mostrando tiempos de conmutación inferiores a 10 ns y corrientes inferiores a 30 μA. En IEDM 2010, el ITRI volvió a batir el récord de velocidad, mostrando un tiempo de conmutación de <0,3 ns, al tiempo que mostraba mejoras de proceso y funcionamiento que permitían un rendimiento de hasta el 100% y una resistencia de hasta 10 mil millones de ciclos. [54] IMEC presentó actualizaciones de su programa ReRAM en los Simposios sobre Tecnología y Circuitos VLSI de 2012, incluida una solución con una corriente de funcionamiento de 500 nA. [55]

El ITRI se había centrado en el sistema Ti/HfO 2 desde su primera publicación en 2008. La patente 8362454 del ITRI se ha vendido desde entonces a TSMC; [56] se desconoce el número de licenciatarios anteriores. Por otro lado, IMEC se centró principalmente en Hf/HfO 2 . [57] Winbond había realizado un trabajo más reciente para avanzar y comercializar la ReRAM basada en HfO 2 . [58]

Un grupo chino presentó la RRAM 1T1R más grande hasta la fecha, un chip de 64 Mb en un proceso de 130 nm. [59] Se lograron 10 millones de ciclos, así como una retención extrapolada de 10 años a 75 °C.

Panasonic

Panasonic reveló su ReRAM basada en TaO x en IEDM 2008. [60] Un requisito clave fue la necesidad de un metal con una función de trabajo alta, como Pt o Ir, para interactuar con la capa de TaO x . El cambio del contenido de O da como resultado un cambio de resistencia, así como un cambio de barrera Schottky. Más recientemente, se implementó una capa Ta 2 O 5 /TaO x , que aún requiere que el metal con una función de trabajo alta interactúe con Ta 2 O 5 . [61] Este sistema se ha asociado con una demostración de alta resistencia (billones de ciclos), [62] pero los productos se especifican a 100K ciclos. [63] Se han observado diámetros de filamento de hasta ~100 nm. [64] Panasonic lanzó una pieza de 4 Mb con Fujitsu, [65] y está desarrollando una memoria integrada de 40 nm con UMC. [66]

Memoria de memoria HP

El 30 de abril de 2008, HP anunció que había descubierto el memristor, originalmente concebido como un cuarto elemento fundamental del circuito que faltaba por Chua en 1971. El 8 de julio anunciaron que comenzarían a crear prototipos de ReRAM utilizando sus memristores. [67] HP demostró primero su memristor utilizando TiO x , [68] pero luego migró a TaO x , [69] posiblemente debido a una estabilidad mejorada. [70] El dispositivo basado en TaO x tiene cierta similitud material con la ReRAM de Panasonic, pero las características de operación son diferentes. El sistema Hf/HfOx se estudió de manera similar. [71]

Tecnologías Adesto

El CBRAM de Adesto Technologies se basa en filamentos generados a partir del metal del electrodo en lugar de vacantes de oxígeno. El sistema de material original era Ag/GeS2 [ 72 ] pero finalmente migró a ZrTe/Al2O3 . [ 73] El filamento de telurio logró una mejor estabilidad en comparación con la plata. Adesto ha apuntado a la memoria de potencia ultrabaja para aplicaciones de Internet de las cosas (IoT). Adesto ha lanzado productos fabricados en la fundición Altis [74] y ha firmado un acuerdo de fundición de 45 nm con TowerJazz / Panasonic . [74]

Weebit Nano

Weebit Nano ha estado trabajando con CEA-Leti , uno de los institutos de investigación en nanotecnología más grandes de Europa para promover la tecnología ReRAM. A partir de noviembre de 2017, la empresa ha demostrado la capacidad de fabricación en celdas ReRAM de SiOx de 40 nm, [75] seguidas de demostraciones de matrices en funcionamiento en 2018 [76] y componentes discretos en 2020. [77] En julio de 2021, la empresa presentó sus primeros módulos ReRAM integrados. [78] En septiembre de 2021, Weebit, junto con Leti, produjo, probó y caracterizó una matriz ReRAM de 1 Mb, utilizando un proceso FDSOI de 28 nm en obleas de 300 mm. [79]

Travesaño

Crossbar implementa un filamento de Ag en Si amorfo junto con un sistema de conmutación de umbral para lograr un diodo + ReRAM. [80] [81] Su sistema incluye el uso de un transistor en arquitectura 1T1R o 1TNR. Crossbar comenzó a producir muestras en SMIC en el proceso de 40 nm en 2017. [82] El diámetro del filamento de Ag se ha visualizado en la escala de decenas de nanómetros. [83]

Intrínseco

Una empresa con sede en el Reino Unido planea crear células utilizando óxido de silicio común. [84] [85]

Celda de metalización programable

Infineon Technologies lo llama memoria RAM de puente conductivo (CBRAM), NEC tiene una variante llamada "Nanobridge" y Sony llama a su versión "memoria electrolítica". Una nueva investigación sugiere que la CBRAM se puede imprimir en 3D . [86] [87]

Dispositivo de memoria resistiva de puntos cuánticos

Dispositivo de memoria resistiva no volátil basado en puntos cuánticos con una velocidad de conmutación de 10 ns y una relación ON/OFF de 10 000. El dispositivo mostró excelentes características de resistencia para 100 000 ciclos de conmutación. Las pruebas de retención mostraron una buena estabilidad y los dispositivos son reproducibles. Se propone un mecanismo operativo de memoria basado en el atrapamiento de carga en puntos cuánticos con AlOx actuando como barrera. Este mecanismo está respaldado por una marcada variación en el valor de capacitancia en los estados ON y OFF. [88]

Placas de prueba ReRam

  • Panasonic AM13L-STK2: MCU MN101LR05D de 8 bits con ReRAM integrado para evaluación, conector USB 2.0

Aplicaciones futuras

En comparación con PRAM, ReRAM opera en una escala de tiempo más rápida (el tiempo de conmutación puede ser inferior a 10 ns), mientras que en comparación con MRAM, tiene una estructura de celda más simple y más pequeña (menos de 8F² de pila MIM). Se puede utilizar una integración vertical 1D1R (un diodo, un dispositivo de conmutación resistivo) para la estructura de memoria de barra cruzada para reducir el tamaño de la celda unitaria a 4F² (F es la dimensión de la característica). [89] En comparación con la memoria flash y la memoria de pista de carreras, un voltaje más bajo es suficiente y, por lo tanto, se puede utilizar en aplicaciones de bajo consumo.

El ITRI ha demostrado que la ReRAM es escalable por debajo de los 30 nm. [90] El movimiento de los átomos de oxígeno es un fenómeno clave para la ReRAM basada en óxido; [91] un estudio indicó que el movimiento del oxígeno puede tener lugar en regiones tan pequeñas como 2 nm. [92] Se cree que si un filamento es responsable, no exhibiría una escala directa con el tamaño de la celda. [93] En cambio, el límite de cumplimiento de corriente (establecido por una resistencia externa, por ejemplo) podría definir la capacidad de transporte de corriente del filamento. [94]

Un obstáculo importante para la realización del potencial de ReRAM es el problema de la ruta furtiva que ocurre en matrices pasivas más grandes. En 2010, se introdujo la conmutación resistiva complementaria (CRS) como una posible solución a la interferencia de corriente de ruta furtiva. [95] En el enfoque CRS, los estados de almacenamiento de información son pares de estados de alta y baja resistencia (HRS/LRS y LRS/HRS) de modo que la resistencia general siempre es alta, lo que permite matrices de barras cruzadas pasivas más grandes.

Un inconveniente de la solución CRS inicial es el requisito de resistencia de conmutación causado por la lectura destructiva convencional basada en mediciones de corriente. Un nuevo enfoque para una lectura no destructiva basada en la medición de capacidad reduce potencialmente los requisitos tanto de resistencia del material como de consumo de energía. [96] Se utiliza una estructura de dos capas para producir la no linealidad en LRS para evitar el problema de la ruta furtiva. [97] Se informó de un dispositivo de una sola capa que exhibe una fuerte conducción no lineal en LRS. [98] Se introdujo otra estructura de dos capas para ReRAM bipolar para mejorar la HRS y la estabilidad. [99]

Otra solución al problema de la corriente furtiva es realizar operaciones de lectura y reinicio en paralelo en toda una fila de celdas, mientras se utiliza la configuración en celdas seleccionadas. [100] En este caso, para una matriz 3D-ReRAM 1TNR, con una columna de N celdas ReRAM situadas sobre un transistor seleccionado, solo se requiere que la no linealidad intrínseca del HRS sea suficientemente grande, ya que el número de niveles verticales N es limitado (por ejemplo, N  = 8-32), y esto se ha demostrado posible para un sistema ReRAM de baja corriente. [101]

El modelado de cachés 2D y 3D diseñados con ReRAM y otras memorias de acceso aleatorio no volátiles como MRAM y PCM se puede realizar utilizando la herramienta DESTINY [102] .

Papel propuesto en aplicaciones de inteligencia artificial

Las crecientes demandas computacionales necesarias para muchas mejoras en inteligencia artificial han llevado a muchos a especular que las implementaciones de ReRAM podrían ser un hardware extremadamente útil para ejecutar aplicaciones de inteligencia artificial y aprendizaje automático . [103]

Los investigadores de la Escuela de Ingeniería de la Universidad de Stanford han desarrollado una RRAM que "realiza el procesamiento de la IA dentro de la propia memoria, eliminando así la separación entre las unidades de cómputo y de memoria". Es dos veces más eficiente energéticamente que las de última generación. [104]

Referencias

  1. ^ Lee, HY; Chen, PS; Wu, TY; Chen, YS; Wang, CC; Tzeng, PJ; Lin, CH; Chen, F.; Lien, CH; Tsai, MJ (2008). "Conmutación bipolar de baja potencia y alta velocidad con una fina capa reactiva de búfer de Ti en una RRAM robusta basada en HfO2". Reunión internacional de dispositivos electrónicos del IEEE de 2008. págs. 1–4. doi :10.1109/IEDM.2008.4796677. ISBN . 978-1-4244-2377-4. Número de identificación del sujeto  26927991.
  2. ^ "RRAM: marca registrada 003062791". euipo.europa.eu . EUIPO.
  3. ^ "NeuRRAM". www.quantamagazine.org . Fundación Simón. 10 de noviembre de 2022.
  4. ^ Patente estadounidense 6.531.371
  5. ^ Patente estadounidense 7.292.469
  6. ^ Patente estadounidense 6.867.996
  7. ^ Mellor, Chris (7 de febrero de 2012), Rambus invierte 35 millones de dólares en Unity Semiconductor
  8. ^ "Los nuevos microcontroladores con memoria no volátil ReRAM en chip" (Nota de prensa). Panasonic. 15 de mayo de 2012. Consultado el 16 de mayo de 2012 .
  9. ^ "Guerras de almacenamiento de próxima generación: en la batalla de RRAM vs. 3D NAND flash, todos somos ganadores" (Nota de prensa). PC World. 9 de agosto de 2013. Archivado desde el original el 2 de febrero de 2014. Consultado el 28 de enero de 2014 .
  10. ^ Mellor, Chris. "Unidades de memoria HP de 100 TB en 2018: si tienes suerte, admite el gigante tecnológico". www.theregister.com .
  11. ^ Lamb, DR; Rundle, PC (1967). "Una acción de conmutación no filamentosa en películas de dióxido de silicio cultivadas térmicamente". British Journal of Applied Physics . 18 (1): 29–32. Bibcode :1967BJAP...18...29L. doi :10.1088/0508-3443/18/1/306.
  12. ^ Park, In-Sung; Kim, Kyong-Rae; Lee, Sangsul; Ahn, Jinho (2007). "Características de conmutación de resistencia para la operación de memoria no volátil de óxidos metálicos binarios". Revista japonesa de física aplicada . 46 (4B): 2172. Código Bibliográfico :2007JaJAP..46.2172P. doi :10.1143/JJAP.46.2172. S2CID  122024553.
  13. ^ ab Mehonic, A.; Cueff, SB; Wojdak, M.; Hudziak, S.; Jambois, O.; Labbé, C.; Garrido, B.; Rizk, R.; Kenyon, AJ (2012). "Conmutación resistiva en películas de subóxido de silicio". Revista de Física Aplicada . 111 (7): 074507–074507–9. Código Bibliográfico :2012JAP...111g4507M. doi : 10.1063/1.3701581 .
  14. ^ Bashara, NM; Nielsen, PH (1963). "Efectos de memoria en estructuras de resistencia negativa de película delgada". Informe anual de la Conferencia sobre aislamiento eléctrico de 1963. págs. 29-32. doi :10.1109/EIC.1963.7466544. ISBN 978-1-5090-3119-1.
  15. ^ Nielsen, PH; Bashara, NM (1964). "La resistencia inicial inducida por voltaje reversible en la estructura sándwich de resistencia negativa". IEEE Transactions on Electron Devices . 11 (5): 243–244. Bibcode :1964ITED...11..243N. doi :10.1109/T-ED.1964.15319. ISSN  0018-9383.
  16. ^ Simmons, JG; Verderber, RR (agosto de 1967). "Nueva memoria resistiva de película delgada". Radio and Electronic Engineer . 34 (2): 81–89. doi :10.1049/ree.1967.0069. ISSN  0033-7722. Archivado desde el original el 1 de enero de 2017.
  17. ^ Lomax, RW; Simmons, JG (1968). "Un panel de visualización alfanumérico de película fina y cátodo frío". Radio and Electronic Engineer . 35 (5): 265–272. doi :10.1049/ree.1968.0039. ISSN  0033-7722. Archivado desde el original el 20 de marzo de 2018.
  18. ^ Dearnaley, G.; Stoneham, AM; Morgan, DV (1970). "Fenómenos eléctricos en películas de óxido amorfo" (PDF) . Informes sobre el progreso en física . 33 (3): 1129–1191. Bibcode :1970RPPh...33.1129D. doi :10.1088/0034-4885/33/3/306. ISSN  0034-4885. S2CID  14500522. Archivado desde el original (PDF) el 2018-03-20. [p. 1180] Una matriz de memoria resistiva de película delgada basada en una resistencia negativa controlada por voltaje en SiO fue propuesta por primera vez por Nielsen y Bashara (1964) y un dispositivo de este tipo ha sido descrito por Simmons y Verderber (1968).
  19. ^ Jung, KB; Lee, JW; Park, YD; Childress, JR; Pearton, SJ; Jenson, M.; Hurst, AT (1 de noviembre de 1997). "Grabado de plasma de resonancia de ciclotrón electrónico de materiales para aplicaciones de memoria de acceso aleatorio magnetorresistiva". Journal of Electronic Materials . 26 (11): 1310–1313. Bibcode :1997JEMat..26.1310J. doi :10.1007/s11664-997-0076-x. ISSN  0361-5235. S2CID  93702602.
  20. ^ Chua, LO (2011), "Las memorias con conmutación de resistencia son memristores", Applied Physics A , 102 (4): 765–783, Bibcode :2011ApPhA.102..765C, doi : 10.1007/s00339-011-6264-9
  21. ^ Mellor, Chris (10 de octubre de 2011), "HP y Hynix producirán productos con memristores en 2013", The Register , consultado el 7 de marzo de 2012
  22. ^ Meuffels, P.; Soni, R. (2012), "Cuestiones y problemas fundamentales en la realización de memristores", arXiv : 1207.7319 [cond-mat.mes-hall]
  23. ^ Di Ventra, Massimiliano; Pershin, Yuriy V. (2013). "Sobre las propiedades físicas de los sistemas memristivos, memcapacitivos y meminductivos". Nanotecnología . 24 (25): 255201. arXiv : 1302.7063 . Código Bib :2013Nanot..24y5201D. CiteSeerX 10.1.1.745.8657 . doi :10.1088/0957-4484/24/25/255201. PMID  23708238. S2CID  14892809. 
  24. ^ Kim, J.; Pershin, YV; Yin, M.; Datta, T.; Di Ventra, M. (julio de 2020). "Una prueba experimental de que las memorias con conmutación de resistencia no son memristores". Materiales electrónicos avanzados . 6 (7). arXiv : 1909.07238 . doi :10.1002/aelm.202000010. S2CID  202577242.
  25. ^ Valov, yo; Linn, E.; Tappertzhofen, S.; Schmelzer, S.; van den Hurk, J.; Lentz, F.; Waser, R. (2013). "Las nanobaterías en interruptores resistivos basados ​​en redox requieren una extensión de la teoría del memristor". Comunicaciones de la naturaleza . 4 : 1771. arXiv : 1303.2589 . Código Bib : 2013NatCo...4.1771V. doi : 10.1038/ncomms2784. PMC 3644102 . PMID  23612312. 
  26. ^ "Soluciones de IA intrínsecas". Soluciones de IA intrínsecas . Consultado el 2 de noviembre de 2023 .
  27. ^ "the Foresight Institute » Blog Archive » La memoria de próxima generación basada en nanotecnología se acerca a su producción en masa". Foresight.org. 2014-08-10 . Consultado el 2014-08-13 .
  28. ^ Mehonic, A.; Munde, MS; Ng, WH; Buckwell, M.; Montesi, L.; Bosman, M.; Shluger, AL; Kenyon, AJ (2017). "Conmutación de resistencia intrínseca en óxido de silicio amorfo para dispositivos SiOx ReRAM de alto rendimiento". Ingeniería microelectrónica . 178 : 98–103. doi : 10.1016/j.mee.2017.04.033 .
  29. ^ ab Lanza, Mario (2014). "Una revisión sobre conmutación resistiva en dieléctricos de alto k: un punto de vista a escala nanométrica utilizando un microscopio de fuerza atómica conductivo". Materiales . 7 (3): 2155–2182. Bibcode :2014Mate....7.2155L. doi : 10.3390/ma7032155 . PMC 5453275 . PMID  28788561. 
  30. ^ Lee, D.; Seong, DJ; Jo, I.; Xiang, F.; Dong, R.; Oh, S.; Hwang, H. (2007). "Conmutación de resistencia de películas de MoO[sub x] dopadas con cobre para aplicaciones de memoria no volátil". Applied Physics Letters . 90 (12): 122104. Bibcode :2007ApPhL..90l2104L. doi :10.1063/1.2715002.
  31. ^ Lanza, M.; Bersuker, G.; Porti, M.; Miranda, E.; Nafría, M.; Aymerich, X. (5 de noviembre de 2012). "Conmutación resistiva en capas de dióxido de hafnio: fenómeno local en los límites de grano". Applied Physics Letters . 101 (19): 193502. Bibcode :2012ApPhL.101s3502L. doi :10.1063/1.4765342. ISSN  0003-6951.
  32. ^ Shi, Yuanyuan; Ji, Yanfeng; Hui, Fei; Nafria, Montserrat; Porti, Marc; Bersuker, Gennadi; Lanza, Mario (1 de abril de 2015). "Demostración in situ del vínculo entre la resistencia mecánica y la conmutación resistiva en memorias resistivas de acceso aleatorio". Materiales electrónicos avanzados . 1 (4): n/a. doi :10.1002/aelm.201400058. ISSN  2199-160X. S2CID  110305072.
  33. ^ Lanza, Mario (2017). Microscopía de fuerza atómica conductiva: aplicaciones en nanomateriales . Berlín, Alemania: Wiley-VCH. pp. 10–30. ISBN 978-3-527-34091-0.
  34. ^ ab "Materiales de ingeniería avanzados – Biblioteca en línea de Wiley". Aem-journal.com. doi :10.1002/(ISSN)1527-2648. Archivado desde el original el 30 de abril de 2013. Consultado el 13 de agosto de 2014 .
  35. ^ Chen, Yu-Sheng; Wu, Tai-Yuan; Tzeng, Pei-Jer; Chen, Pang-Shiu; Lee, HY; Lin, Cha-Hsin; Chen, F.; Tsai, Ming-Jinn (2009). " Dispositivo RRAM bipolar de HfO2 sin formación con resistencia mejorada y funcionamiento a alta velocidad". Simposio internacional de 2009 sobre tecnología, sistemas y aplicaciones VLSI . págs. 37–38. doi :10.1109/VTSA.2009.5159281. ISBN . 978-1-4244-2784-0.S2CID 7590725  .
  36. ^ Balakrishnan, M.; Thermadam, SCP; Mitkova, M.; Kozicki, MN (2006). "Un elemento de memoria no volátil de bajo consumo basado en cobre en óxido de silicio depositado". 2006 7.º Simposio anual sobre tecnología de memoria no volátil . págs. 104-110. doi :10.1109/NVMT.2006.378887. ISBN . 978-0-7803-9738-5. Número de identificación del sujeto  27573769.
  37. ^ Sills, S.; Yasuda, S.; Strand, J.; Calderoni, A.; Aratani, K.; Johnson, A.; Ramaswamy, N. (2014). "Una celda ReRAM de cobre para aplicaciones de memoria de clase de almacenamiento". Simposio de 2014 sobre tecnología VLSI (VLSI-Technology): Compendio de artículos técnicos . págs. 1–2. doi :10.1109/VLSIT.2014.6894368. ISBN . 978-1-4799-3332-7.S2CID 9690870  .
  38. ^ IV Karpov, D. Kencke, D. Kau, S. Tang y G. Spadini, MRS Proceedings, volumen 1250, 2010
  39. ^ VSS Srinivasan et al., Selector bipolar de RRAM basado en diodo perforado mediante epitaxia de silicio", Electron Device Letters, IEEE, vol. 33, n.º 10, págs. 1396, 1398, octubre de 2012 doi: 10.1109/LED.2012.2209394 [1]
  40. ^ Mandapati, R.; Shrivastava, S.; Das, B.; Sushama; Ostwal, V.; Schulze, J.; Ganguly, U. (2014). "Selector PIN de silicio epitaxial de alto rendimiento a temperaturas inferiores a 430 °C para RRAM 3D". 72.ª Conferencia de Investigación de Dispositivos . págs. 241–242. doi :10.1109/DRC.2014.6872387. ISBN. 978-1-4799-5406-3. Número de identificación del sujeto  31770873.
  41. ^ Waser, Rainer; Aono, Masakazu (2007). "Memorias de conmutación resistivas basadas en nanoiónica". Nature Materials . 6 (11): 833–840. Bibcode :2007NatMa...6..833W. doi :10.1038/nmat2023. ISSN  1476-4660. PMID  17972938.
  42. ^ Pan, Chengbin; Ji, Yanfeng; Xiao, Na; Hui, Fei; Tang, Kechao; Guo, Yuzheng; Xie, Xiaoming; Puglisi, Francesco M.; Larcher, Luca (1 de enero de 2017). "Coexistencia de conmutación resistiva de umbral y bipolar asistida por límites de grano en nitruro de boro hexagonal multicapa". Materiales funcionales avanzados . 27 (10): n/a. doi :10.1002/adfm.201604811. hdl : 11380/1129421 . ISSN  1616-3028. S2CID  100500198.
  43. ^ Puglisi, FM; Larcher, L.; Pan, C.; Xiao, N.; Shi, Y.; Hui, F.; Lanza, M. (1 de diciembre de 2016). "Dispositivos RRAM basados ​​en h-BN 2D". Reunión internacional de dispositivos electrónicos (IEDM) del IEEE de 2016. págs. 34.8.1–34.8.4. doi :10.1109/IEDM.2016.7838544. ISBN 978-1-5090-3902-9.S2CID28059875  .
  44. ^ SC Lee, Q. Hu, Y.-J. Baek, YJ Choi, CJ Kang, HH Lee, T.-S. Yoon, Conmutación resistiva analógica y bipolar en la unión pn de nanocables de ZnO de tipo n sobre sustrato de Si de tipo p, J. Appl. Phys. 114 (2013) 1–5.
  45. ^ DV Talapin, J.-S. Lee, MV Kovalenko, EV Shevchenko, Perspectivas de nanocristales coloidales para aplicaciones electrónicas y optoelectrónicas, Chem. Rev. 110 (2009) 389–458.
  46. ^ Li, B., Hui, W., Ran, X., Xia, Y., Xia, F., Chao, L., ... y Huang, W. (2019). Perovskitas de haluro metálico para dispositivos de memoria de conmutación resistiva y sinapsis artificiales. Journal of Materials Chemistry C, 7(25), 7476-7493.
  47. ^ Kojima, A.; Teshima, K.; Shirai, Y.; Miyasaka, T. Perovskitas de halogenuros organometálicos como sensibilizadores de luz visible para células fotovoltaicas. J. Am. Chem. Soc. 2009, 131, 6050−6051.
  48. ^ Gratzel, M. La luz y la sombra de las células solares de perovskita. ̈ Nat. Mater. 2014, 13, 838−842.
  49. ^ Liu, D., Lin, Q., Zang, Z., Wang, M., Wangyang, P., Tang, X., ... y Hu, W. (2017). Dispositivo de memoria no volátil de perovskita CsPbBr3 totalmente inorgánico y flexible. ACS Applied Materials & Interfaces, 9(7), 6171-6176.
  50. ^ Hur, JH (2020). Estudio de los primeros principios de la barrera de energía de activación por vacancia de oxígeno en la memoria resistiva basada en zirconia. Informes científicos, 10(1), 1-8.
  51. ^ Tsunoda, K.; Kinoshita, K.; Noshiro, H.; Yamazaki, Y.; Iizuka, T.; Ito, Y.; Takahashi, A.; Okano, A.; Sato, Y.; Fukano, T.; Aoki, M.; Sugiyama, Y. (2007). "Conmutación de baja potencia y alta velocidad de NiO ReRAM dopada con Ti bajo una fuente de voltaje unipolar de menos de 3 V". Reunión internacional de dispositivos electrónicos IEEE 2007 . págs. 767–770. doi :10.1109/IEDM.2007.4419060. ISBN 978-1-4244-1507-6.S2CID40684267  .
  52. ^ T. Liu y otros, ISSCC 2013.
  53. ^ J. Zahurak y otros, IEDM 2014.
  54. ^ HY. Lee y otros, IEDM 2010.
  55. ^ L. Goux y col. , Simposio 2012. en tecnología VLSI. Excavar. de Tecnología. Artículos, 159 (2012).
  56. ^ "Oficina de Patentes y Marcas de los Estados Unidos".
  57. ^ YY Chen y otros , IEDM 2013.
  58. ^ CH. Ho et al. , Simposio sobre tecnología VLSI de 2016.
  59. ^ X. Han y otros, CICC 2017.
  60. ^ Wei, Z.; Kanzawa, Y.; Arita, K.; Katoh, Y.; Kawai, K.; Muraoka, S.; Mitani, S.; Fujii, S.; Katayama, K.; Iijima, M.; Mikawa, T.; Ninomiya, T.; Miyanaga, R.; Kawashima, Y.; Tsuji, K.; Himeno, A.; Okada, T.; Azuma, R.; Shimakawa, K.; Sugaya, H.; Takagi, T.; Yasuhara, R.; Horiba, K.; Kumigashira, H.; Oshima, M. (2008). "TaOx ReRAM altamente confiable y evidencia directa del mecanismo de reacción redox". Reunión internacional de dispositivos electrónicos IEEE 2008 . págs. 1–4. doi :10.1109/IEDM.2008.4796676. ISBN 978-1-4244-2377-4. Número de identificación del sujeto  30862029.
  61. ^ Y. Hayakawa et al. , Simposio sobre tecnología VLSI de 2015.
  62. ^ MJ. Lee y cols. , Nat. Estera. 10, 625 (2011).
  63. ^ Descripción del producto basado en ReRAM de Panasonic
  64. ^ Z. Wei, Revista Internacional de Medicina 2013.
  65. ^ "Fujitsu Semiconductor lanza el producto ReRAM de 4 Mbit con la mayor densidad del mundo para producción en masa: FUJITSU SEMICONDUCTOR". www.fujitsu.com .
  66. ^ "Panasonic y United Microelectronics Corporation acordaron desarrollar un proceso de producción en masa para la próxima generación de memorias ReRAM". www.businesswire.com . 6 de febrero de 2017.
  67. ^ EETimes.com – Los memristores listos para el gran momento
  68. ^ DB Strukov, Naturaleza 453, 80 (2008).
  69. ^ JP Strachan y otros , IEEE Trans. Elec. Dev. 60, 2194 (2013).
  70. ^ "Comparación de Pt/TiOx/Pt vs Pt/TaOx/TaOy/Pt". Archivado desde el original el 2017-02-13 . Consultado el 2017-02-13 .
  71. ^ S. Kumar y col. , ACS Nano 10, 11205 (2016).
  72. ^ JR Jameson y otros , IEDM 2013.
  73. ^ D. Kanter, "Adesto apunta a IoT usando CBRAM", Informe sobre microprocesadores de Linley Group, febrero de 2016.
  74. ^ ab "Dialog Semiconductor: Impulsando el mundo conectado a través de la tecnología | Dialog". www.dialog-semiconductor.com .
  75. ^ "Weebit anunció muestras de celdas RRAM de SiOx de 40 nm en funcionamiento | RRAM-Info". www.rram-info.com .
  76. ^ "SiOx ReRAM alcanza el hito de 1 Mbit". eeNews Europe . 4 de julio de 2018.
  77. ^ "Weebit Nano empaquetó sus chips RRAM por primera vez | RRAM-Info". www.rram-info.com .
  78. ^ "Weebit Nano completó el diseño y la producción de su primer módulo RRAM integrado | RRAM-Info". www.rram-info.com .
  79. ^ "Weebit Nano ReRAM escalado a 28 nm". www.electronicsweekly.com . Octubre de 2021.
  80. ^ Y. Dong y otros. , Nano. Letón. 8, 386 (2008).
  81. ^ SH Jo y col. , ASPDAC 2015.
  82. ^ Muestreo de barras transversales a 40 nm en SMIC
  83. ^ "TEMs de filamento de Ag" (PDF) .
  84. ^ "Soluciones de IA intrínseca". Soluciones de IA intrínseca . Consultado el 3 de noviembre de 2023 .
  85. ^ Mellor, Chris (16 de marzo de 2023). "Una mirada al estado actual de la ReRAM". Bloques y archivos . Consultado el 3 de noviembre de 2023 .
  86. ^ Memoria resistiva flexible impresa completamente con inyección de tinta - AIP Scitation
  87. ^ Producción en masa de productos electrónicos impresos - Engineering.com
  88. ^ Kannan, V; Rhee JK (6 de octubre de 2011). "Conmutación ultrarrápida en memoria resistiva no volátil basada en puntos cuánticos procesados ​​en solución". Applied Physics Letters . 99 (14): 143504. Bibcode :2011ApPhL..99n3504K. doi :10.1063/1.3647629 – vía AIP.
  89. ^ Zhang, Yang; Duan, Ziqing; Li, Rui; Ku, Chieh-Jen; Reyes, Pablo I; Ashrafi, Almamón; Zhong, Jian; Lu, Yicheng (2013). "Estructura 1D1R basada en ZnO integrada verticalmente para conmutación resistiva". Revista de Física D: Física Aplicada . 46 (14): 145101. Código bibliográfico : 2013JPhD...46n5101Z. doi :10.1088/0022-3727/46/14/145101. S2CID  121110610.
  90. ^ Chen, YS; Lee, HY; Chen, PS; Gu, PY; Chen, CW; Lin, WP; Liu, WH; Hsu, YY; Sheu, SS; Chiang, PC; Chen, WS; Chen, FT; Lien, CH; Tsai, MJ (2009). "Memoria de óxido de hafnio altamente escalable con mejoras de distribución resistiva e inmunidad a perturbaciones de lectura". 2009 IEEE International Electron Devices Meeting (IEDM) . págs. 1–4. doi :10.1109/IEDM.2009.5424411. ISBN. 978-1-4244-5639-0. Número de identificación del sujeto  36391893.
  91. ^ Taller sobre nueva memoria no volátil 2008, Hsinchu, Taiwán.
  92. ^ Cen, C.; Thiel, S.; Hammerl, G.; Schneider, CW; Andersen, KE; Hellberg, CS; Mannhart, J.; Levy, J. (2008). "Control a nanoescala de una transición metal-aislante interfacial a temperatura ambiente". Nature Materials . 7 (4): 298–302. Bibcode :2008NatMa...7..298C. doi :10.1038/nmat2136. PMID  18311143.
  93. ^ IG Baek y otros, IEDM 2004.
  94. ^ Lin, Chih-Yang; Wu, Chen-Yu; Wu, Chung-Yi; Hu, Chenming; Tseng, Tseung-Yuen (2007). "Conmutación resistiva biestable en películas delgadas con memoria de Al2O3". Revista de la Sociedad Electroquímica . 154 (9): G189. Código Bibliográfico :2007JElS..154G.189L. doi :10.1149/1.2750450.
  95. ^ Linn, Eike; Rosezin, Roland; Kügeler, Carsten; Waser, Rainer (2010). "Interruptores resistivos complementarios para memorias pasivas de nanobarras cruzadas". Materiales de la naturaleza . 9 (5): 403–6. Código Bib : 2010NatMa...9..403L. doi :10.1038/nmat2748. PMID  20400954.
  96. ^ Tappertzhofen, S; Linn, E; Nielen, L; Rosezin, R; Lentz, F; Bruchhaus, R; Valov, I; Böttger, U; Waser, R (2011). "Lectura no destructiva basada en capacidad para interruptores resistivos complementarios". Nanotecnología . 22 (39): 395203. Bibcode :2011Nanot..22M5203T. doi :10.1088/0957-4484/22/39/395203. PMID  21891857. S2CID  12305490.
  97. ^ Joshua Yang, J.; Zhang, M.-X.; Pickett, Matthew D.; Miao, Feng; Paul Strachan, John; Li, Wen-Di; Yi, Wei; Ohlberg, Douglas AA; Joon Choi, Byung; Wu, Wei; Nickel, Janice H.; Medeiros-Ribeiro, Gilberto; Stanley Williams, R. (2012). "Ingeniería de no linealidad en memristores para aplicaciones de barras cruzadas pasivas". Applied Physics Letters . 100 (11): 113501. Bibcode :2012ApPhL.100k3501J. doi : 10.1063/1.3693392 .
  98. ^ Mehonic, Adnan; Cueff, Sébastien; Wojdak, Maciej; Hudziak, Stephen; Labbé, Christophe; Rizk, Richard; Kenyon, Anthony J (2012). "Conmutación de resistencia adaptada eléctricamente en óxido de silicio". Nanotecnología . 23 (45): 455201. Bibcode :2012Nanot..23S5201M. doi :10.1088/0957-4484/23/45/455201. PMID  23064085. S2CID  12528923.
  99. ^ Zhang, Yang; Duan, Ziqing; Li, Rui; Ku, Chieh-Jen; Reyes, Pablo; Ashrafi, Almamón; Lu, Yicheng (2012). "Dispositivos de conmutación resistivos basados ​​en FeZnO". Revista de Materiales Electrónicos . 41 (10): 2880. Código bibliográfico : 2012JEMat..41.2880Z. doi :10.1007/s11664-012-2045-2. S2CID  95921756.
  100. ^ Yoon, Hong Sik; Baek, In-Gyu; Zhao, Jinshi; Sim, Hyunjun; Park, Min Young; Lee, Hansin; Oh, Gyu-Hwan; Shin, Jong Chan; Yeo, In-Seok; Chung, U.-In (2009). "Memoria de cambio de resistencia de punto de cruce vertical para aplicaciones de memoria no volátil de densidad ultraalta". Simposio de 2009 sobre tecnología VLSI : 26-27.
  101. ^ Chen, FT; Chen, YS; Wu, TY; Ku, TK (2014). "Esquema de escritura que permite un requisito de no linealidad LRS reducido en una matriz 3D-RRAM con arquitectura 1TNR sin selector". IEEE Electron Device Letters . 35 (2): 223–225. Bibcode :2014IEDL...35..223C. doi :10.1109/LED.2013.2294809. ISSN  0741-3106. S2CID  1126533.
  102. ^ Poremba et al., "DESTINY: una herramienta para modelar cachés NVM y eDRAM 3D emergentes", DATE, 2015.
  103. ^ Prezioso, M.; y col. (2016). Teherani, Ferechteh H; Look, David C; Rogers, David J (eds.). "Implementación de hardware basada en RRAM de redes neuronales artificiales: actualizaciones de progreso y desafíos futuros" (PDF) . Revisión anual de SPIE . Materiales y dispositivos basados ​​en óxido VII. 9749 : 974918. Código bibliográfico :2016SPIE.9749E..18P. doi :10.1117/12.2235089. S2CID  20633281 . Consultado el 13 de junio de 2021 .
  104. ^ "Los ingenieros de Stanford presentan un nuevo chip que aumenta la eficiencia de la computación con inteligencia artificial". 18 de agosto de 2022.
Retrieved from "https://en.wikipedia.org/w/index.php?title=Resistive_random-access_memory&oldid=1249698615"