Matriz de cuadrícula de pines

Tipo de encapsulado de circuito integrado con los pines montados en la parte inferior del encapsulado.
Primer plano de los pines de una matriz de rejilla de pines
La matriz de rejilla de pines en la parte inferior del prototipo del microprocesador Motorola 68020
La matriz de rejilla de pines en la parte inferior de un procesador AMD Phenom X4 9750 que utiliza el zócalo AMD AM2+

Una matriz de pines en cuadrícula ( PGA , por sus siglas en inglés) es un tipo de encapsulado de circuito integrado . En un PGA, el encapsulado es cuadrado o rectangular y los pines están dispuestos en una matriz regular en la parte inferior del encapsulado. Los pines suelen estar espaciados a 2,54 mm (0,1") de distancia, [1] y pueden o no cubrir toda la parte inferior del encapsulado.

Los PGA suelen montarse en placas de circuitos impresos mediante el método de orificio pasante o insertarse en un zócalo . Los PGA permiten más pines por circuito integrado que los encapsulados más antiguos, como el encapsulado dual en línea (DIP).

Montaje de chip

La parte inferior de un 80486 con la tapa quitada muestra las conexiones de matriz y cable.

El chip se puede montar tanto en la parte superior como en la inferior (el lado con pines). Las conexiones se pueden realizar mediante unión por cable o mediante montaje de chip invertido . Normalmente, los encapsulados PGA utilizan unión por cable cuando el chip se monta en el lado con pines y construcción de chip invertido cuando el chip se monta en el lado superior. Algunos encapsulados PGA contienen múltiples matrices, por ejemplo, las CPU Zen 2 y Zen 3 Ryzen para el zócalo AM4 .

Chip invertido

La parte inferior de un paquete FC-PGA (el dado está en el otro lado).

Una matriz de rejilla de pines con chip invertido (FC-PGA o FCPGA) es una forma de matriz de rejilla de pines en la que el chip está orientado hacia abajo en la parte superior del sustrato con la parte posterior del chip expuesta. Esto permite que el chip tenga un contacto más directo con el disipador de calor u otro mecanismo de enfriamiento.

Las CPU FC-PGA fueron introducidas por Intel en 1999, para procesadores Pentium III y Celeron [2] con núcleo Coppermine basados ​​en Socket 370 , y se produjeron hasta Socket G3 en 2013. Los procesadores FC-PGA encajan en los zócalos de placa base de fuerza de inserción cero (ZIF) ; AMD también utilizó paquetes similares.

Material

Cerámico

Una matriz de rejilla de pines de cerámica (CPGA) es un tipo de encapsulado utilizado por los circuitos integrados . Este tipo de encapsulado utiliza un sustrato cerámico con pines dispuestos en una matriz de rejilla de pines. Algunas CPU que utilizan encapsulado CPGA son las AMD Socket A Athlons y las Duron .

AMD utilizó un CPGA para los procesadores Athlon y Duron basados ​​en el zócalo A, así como para algunos procesadores AMD basados ​​en el zócalo AM2 y el zócalo AM2+ . Si bien otros fabricantes han utilizado formatos similares, no se los denomina oficialmente CPGA. Este tipo de encapsulado utiliza un sustrato cerámico con pines dispuestos en una matriz.

Orgánico

Demostración de un socket PGA-ZIF ( AMD 754 )

Una matriz de rejilla de pines orgánicos (OPGA) es un tipo de conexión para circuitos integrados , y especialmente CPU , donde la matriz de silicio está unida a una placa hecha de un plástico orgánico que está perforada por una matriz de pines que realizan las conexiones necesarias al zócalo .

Plástico

La parte superior de un Celeron -400 en un embalaje PPGA

Intel utilizó el empaquetado de matriz de rejilla de pines de plástico (PPGA) para los procesadores Celeron de núcleo Mendocino de modelo reciente basados ​​en Socket 370. [ 3] Algunos procesadores anteriores al Socket 8 también usaban un factor de forma similar, aunque no se los denominaba oficialmente PPGA.

Parte inferior de un Pentium 4 en un encapsulado PGA

Disposición de los pines

Pasador escalonado

Los procesadores Intel basados ​​en Socket 5 y Socket 7 utilizan la matriz de rejilla de pines escalonados (SPGA) . El Socket 8 utilizó un diseño SPGA parcial en la mitad del procesador.

Un ejemplo de un zócalo para un paquete de matriz de rejilla de pines escalonados
Vista de los conectores de 321 pines del socket 7 de una CPU

Consiste en dos conjuntos cuadrados de pines, separados en ambas direcciones por la mitad de la distancia mínima entre pines de uno de los conjuntos. Dicho de otro modo: dentro de un límite cuadrado, los pines forman una red cuadrada diagonal . Generalmente, hay una sección en el centro del encapsulado sin pines. Los encapsulados SPGA suelen ser utilizados por dispositivos que requieren una densidad de pines mayor que la que puede proporcionar un PGA, como los microprocesadores .

Semental

Una matriz de rejilla de pernos (SGA) es un paquete a escala de chip de matriz de rejilla de pernos de pines cortos para su uso en tecnología de montaje superficial . La matriz de rejilla de pernos de polímero o matriz de rejilla de pernos de plástico fue desarrollada conjuntamente por el Centro Interuniversitario de Microelectrónica (IMEC) y el Laboratorio de Tecnología de Producción de Siemens AG . [4] [5]

rPGA

La matriz de pines reducida fue utilizada por las variantes móviles con zócalo de los procesadores Core i3/5/7 de Intel y presenta un paso de pines reducido de 1  mm, [6] en contraposición al  paso de pines de 1,27 mm utilizado por los procesadores AMD contemporáneos y los procesadores Intel más antiguos. Se utiliza en los zócalos G1 , G2 y G3 .

Véase también

Referencias

  1. ^ Vijay Nath (24 de marzo de 2017). Actas de la Conferencia internacional sobre nanoelectrónica, circuitos y sistemas de comunicación. Springer. p. 304. ISBN 978-981-10-2999-8.
  2. ^ "Intel lanza un nuevo diseño para PC de menos de 1.000 dólares". Philippine Daily Inquirer, 24 de abril de 2000. {{cite web}}: Falta o está vacío |url=( ayuda )
  3. ^ Robert Bruce Thompson; Barbara Fritchman Thompson (24 de julio de 2003). PC Hardware in a Nutshell: A Desktop Quick Reference. O'Reilly Media, Inc. pág. 44. ISBN 978-0-596-55234-3.
  4. ^ "Enchufe BGA/BGA 소켓". Jsits.com . Consultado el 5 de junio de 2015 .
  5. ^ enlace (en alemán) Archivado el 1 de octubre de 2011 en Wayback Machine .
  6. ^ "Los conectores Molex para servidores, computadoras de escritorio y portátiles obtienen la validación de Intel®". Archivado desde el original el 2019-12-09 . Consultado el 2016-03-15 .

Fuentes

  • Thomas, Andrew (4 de agosto de 2010). "¿Qué diablos es... un chip invertido?". The Register . Consultado el 30 de diciembre de 2011 .
  • "XSERIE 335 XEON DP-2.4G 512 MB". CNET. 26 de octubre de 2002 . Consultado el 30 de diciembre de 2011 .
  • "NOMENCLATURA Y EMBALAJE DE MONTAJE SUPERFICIAL" (PDF) .
Obtenido de "https://es.wikipedia.org/w/index.php?title=Matriz_de_cuadrícula_de_pin&oldid=1258404848"