Vishwani Agrawal

Ingeniero eléctrico indio

Vishwani Agrawal
Nacido( 07-02-1943 )7 de febrero de 1943 (81 años)
Allahabad , India
Educación
PremiosPremio James Monzel 2014, Taller de pruebas IEEE North Atlantic
2012 Medalla a la contribución de por vida, Consejo técnico de tecnología de pruebas de la IEEE Computer Society
2006 Premio a la trayectoria, VLSI Society of India
1998, Premio conmemorativo Harry H. Goode, IEEE Computer Society.
Carrera científica
Asesor de doctoradoYT Lo

Vishwani D. Agrawal (nacido el 7 de febrero de 1943) es profesor de Ingeniería Eléctrica e Informática de la cátedra James J. Danaher en la Universidad de Auburn . Cuenta con más de cuatro décadas de experiencia en la industria y la universidad, incluyendo trabajos en Bell Labs, Murray Hill, NJ, Rutgers University, TRW e IIT, Delhi. Es conocido como cofundador y mentor a largo plazo de la Conferencia Internacional sobre Diseño VLSI que se celebra anualmente en India desde 1985.

Educación

Obtuvo su licenciatura en el Instituto Indio de Tecnología de Roorkee en 1964, su maestría en el Instituto Indio de Ciencias de Bangalore en 1966 y su doctorado en ingeniería eléctrica en la Universidad de Illinois en Urbana-Champaign en 1971.

Contribuciones

Su investigación incluye investigaciones sobre aspectos probabilísticos de pruebas, [1] y contribuciones originales en el método ATPG combinacional para circuitos de escaneo parcial, [2] métodos de pruebas espectrales, pruebas de reloj adaptativas y asincrónicas, diseño de bajo consumo libre de riesgos y métodos de pruebas de alta velocidad.

La Conferencia Internacional sobre Diseño VLSI se fundó en 1985 y ha influido en el desarrollo de la industria electrónica en la India al reunir a los mejores investigadores y profesionales mundiales en VLSI. Con el tiempo, la India se convirtió en un importante centro de la industria del diseño de semiconductores. Intel llegó a la India en 1988 y Microsoft en 1990. [3]

Carrera

Es cofundador de la Conferencia Internacional sobre Diseño VLSI [4] y del Simposio de Diseño y Prueba VLSI, que se celebra anualmente en la India. Es el fundador y editor consultor de la serie de libros Springer's Frontiers in Electronic Testing. Es el fundador y editor en jefe del Journal of Electronic Testing: Theory and Applications (desde 1990) [5] y ex editor en jefe de la revista IEEE Design & Test of Computers. Ha publicado más de 350 artículos, es coautor de cinco libros y posee trece patentes estadounidenses. Su libro, Essentials of Electronic Testing for Digital, Memory and Mixed-Signal VLSI Circuits, coescrito con ML Bushnell, publicado en 2000, es un texto ampliamente utilizado en pruebas de hardware.

Su investigación reciente se ha centrado en optimizar las pruebas en el contexto de variaciones de frecuencias de reloj y voltajes de suministro. [6]

Premios

Entre los premios que ha recibido se incluyen la Medalla a la Contribución de por Vida de 2012 del Consejo Técnico de Tecnología de Pruebas de la IEEE Computer Society, y el Premio a la Trayectoria de 2006 de la VLSI Society of India, "en reconocimiento a sus contribuciones en el área de pruebas VLSI y por fundar y dirigir la Conferencia Internacional sobre Diseño VLSI en India", el Premio en Memoria de Harry H. Goode de 1998 de la IEEE Computer Society por "contribuciones innovadoras en el campo de las pruebas electrónicas", el Premio James Monzel de 2014 del IEEE North Atlantic Test Workshop y el Premio al Alumno Distinguido de 1993 de la Universidad de Illinois en Urbana-Champaign, "en reconocimiento a sus contribuciones sobresalientes en el diseño y prueba de sistemas VLSI". Fue nombrado miembro del IEEE en 1986 y de la ACM en 2002.

Estudiantes y colaboradores

Ha supervisado o co-supervisado a unos 40 estudiantes de doctorado. Algunos de los más destacados son K.-T. Cheng (doctorado en 1988, Universidad de California, Berkeley, co-asesor), ahora profesor en UC Santa Barbara, y ST Chakradhar (doctorado en 1990, Universidad Rutgers, co-asesor), ahora en los laboratorios NEC, Fei Hu (doctorado en 2006, Auburn, asesor), ahora en QualComm. Trabajó como co-asesor de estudiantes de doctorado en prestigiosas instituciones académicas incluso cuando era empleado de los laboratorios AT&T Bell.

Entre sus otros colaboradores se incluyen el Dr. Sharad Seth de la Universidad de Nebraska-Lincoln [7] y Michael L. Bushnell de Rutgers (más tarde con Spectral Design and Test Inc), quienes han colaborado ampliamente con Vishwani Agrawal.

Vida personal

Nació en Allahabad , India. Se mudó a los Estados Unidos en 1966, sin embargo siguió siendo ciudadano de la India hasta 2014. Vive en Auburn, Alabama, con su esposa, Prathima Agrawal , ex profesora distinguida de Samuel Ginn en la Universidad de Auburn. Su hijo Vikas Agrawal, graduado de la Escuela de Negocios Haas de la UC Berkeley , vive en San Francisco y es el fundador de ExpensePath. [8] Su hija Chitra Agrawal, graduada de la Escuela de Negocios Stern de la Universidad de Nueva York y ex directora de marketing, ahora es autora de libros de cocina [9] [10] y fundadora de "Brooklyn Delhi", [11] que produce una línea de achaars .

Referencias

  1. ^ Agrawal, P.; Agrawal, VD (14 de julio de 1975). "Análisis probabilístico del método de generación de pruebas aleatorias para redes lógicas combinacionales irredundantes". IEEE Transactions on Computers . C-24 (7): 691–695. doi :10.1109/TC.1975.224289. S2CID  7614442 – vía IEEE Xplore.
  2. ^ Cheng, K.-; Agrawal, VD (14 de abril de 1990). "Un método de escaneo parcial para circuitos secuenciales con retroalimentación". IEEE Transactions on Computers . 39 (4): 544–548. doi :10.1109/12.54847 – vía IEEE Xplore.
  3. ^ Fernando, AC (14 de febrero de 2011). Entorno empresarial. Pearson Education India. ISBN 9788131731581– a través de Google Books.
  4. ^ "25ª Conferencia Internacional de Diseño VLSI y 11ª Conferencia de Sistemas Integrados para devolver la industria VLSI al centro de atención, Hyderabad, 27 de septiembre de 2011".
  5. ^ "Revista de pruebas electrónicas". Springer .
  6. ^ Sheshadri, V.; Agrawal, VD; Agrawal, P. (14 de enero de 2013). "Programa de pruebas óptimo para SoC con frecuencias de reloj y voltajes de suministro especificados". 2013 26th International Conference on VLSI Design y 2013 12th International Conference on Embedded Systems . págs. 267–272. doi :10.1109/VLSID.2013.199. ISBN 978-1-4673-4639-9. S2CID  2431121 – vía IEEE Xplore.
  7. ^ "Spotlight On Dr. Sharad Seth". CSE Bits & Bytes . Universidad de Nebraska-Lincoln. 18 de abril de 2012. Consultado el 26 de mayo de 2018 .
  8. ^ "Ruta de gastos". www.expensepath.com .
  9. ^ "Chitra Agrawal | HuffPost". www.huffpost.com .
  10. ^ "Chitra Agrawal: De Brooklyn a Bangalore". 29 de septiembre de 2015.
  11. ^ "Condimentos indios de Brooklyn Delhi". Brooklyn Delhi .
  • Sitio web oficial de Auburn
  • Sitios web oficiales Prathima Agrawal, ExpensePath, Brooklyn Delhi
  • Lista de publicaciones y citas
  • VD Agrawal, "Charla magistral: Una historia de la conferencia de diseño VLSI", VLSI Design (VLSID), 25.ª Conferencia Internacional sobre Diseño VLSI 2012, Hyderabad, 2012, págs. 1-2.
Recuperado de "https://es.wikipedia.org/w/index.php?title=Vishwani_Agrawal&oldid=1237725754"