Ranura A

Ranura A
TipoSECC
Factores de forma de los chipsPGA
Contactos242
Protocolo FSBEV6
Frecuencia FSB200 TM/s, 266 TM/s
Rango de voltaje1,3–2,05 V
ProcesadoresProcesador AMD Athlon (500–1000 MHz)
PredecesorSúper zócalo 7
SucesorZócalo A

Este artículo es parte de la serie sobre zócalos de CPU
Zócalo de CPU para CPU AMD Athlon Classic

La ranura A es la especificación física y eléctrica para un conector de borde único de 242 conductores utilizado por las primeras versiones del procesador Athlon de AMD . [1]

El conector Slot A permite una velocidad de bus más alta que el Socket 7 o Super Socket 7. Las placas base Slot A utilizan el protocolo de bus EV6, una tecnología desarrollada originalmente por Digital Equipment Corporation (DEC) para su microprocesador Alpha 21264 .

Una CPU de ranura A a la izquierda en comparación con una CPU de ranura 1 (conector girado 180 grados)

La ranura A es mecánicamente compatible pero eléctricamente incompatible con la ranura 1 de Intel . Como consecuencia, las placas base con ranura A se diseñaron para que la orientación instalada del conector se rotara 180 grados con respecto a las placas base con ranura 1 para desalentar la inserción accidental de un procesador con ranura 1 en una placa base con ranura A, y viceversa. La elección de utilizar el mismo conector mecánico que la ranura 1 de Intel también permitió a los fabricantes de placas base mantener bajos los costos al almacenar la misma pieza para los conjuntos de ranura 1 y ranura A.

A diferencia de lo que ocurría con las CPU Slot 1, nunca se crearon tarjetas conversoras ni slotkets que permitieran utilizar CPU Socket A en placas base Slot A, como ocurrió con los slotkets diseñados para utilizar CPU Socket 370 en placas base Slot 1.

AMD volvió a utilizar una interfaz de socket tradicional con Socket A en 2000.

Conjuntos de chips

AMD ofreció chipsets oficiales para las CPU de ranura A. Estos se incluyen en la siguiente tabla.

ModeloNombre en claveLiberadoSoporte de CPUFSB / HT (MHz)Puente del surCaracterísticas / Notas
Conjunto de chips AMD-750AMD-751Agosto de 1999 [2]Athlon , Duron  (ranura A, zócalo A ), Alpha 21264 [ cita requerida ]50 (100 MT/s)AMD-756, VIA-VT82C686AFamilia de chipsets
Irongate AGP 2×, SDRAM ; los primeros pasos tenían problemas con AGP 2×; los controladores a menudo limitaban el soporte a AGP 1×; posteriormente se solucionó con un ajuste de acceso a memoria "super bypass". [3]

Los chipsets de terceros incluyen una gran cantidad de chipsets de la serie VIA K.

En la práctica, los fabricantes de placas base favorecían en gran medida los chipsets de terceros. Los problemas de estabilidad y las peculiaridades de compatibilidad de estos chipsets abundaban porque los fabricantes no seguían las pautas de los diseñadores de chipsets. Esto causó un daño duradero a la reputación de AMD, a pesar de que AMD no tenía nada que ver con el hardware mal realizado. [ cita requerida ] Un incidente similar ocurrió con chipsets de terceros para CPU Super Socket 7 , que AMD intentó remediar poniendo medidas de control de calidad para Athlon, que usaba CPU Slot A. Sin embargo, a pesar de esto, los problemas mencionados anteriormente persistieron durante bastante tiempo, incluso para las CPU Athlon.

Véase también

Referencias

  1. ^ "Cuadro de zócalos de CPU". users.erols.com . Consultado el 4 de abril de 2009 .
  2. ^ "Descripción general del chipset AMD-750" (PDF) . AMD . Consultado el 1 de agosto de 2001 .
  3. ^ Orozco, Silvino (29 de diciembre de 1999). «Super Bypass de AMD: AMD mejora su chipset 750». Tom's Hardware . Consultado el 11 de noviembre de 2022 .
Obtenido de "https://es.wikipedia.org/w/index.php?title=Ranura_A&oldid=1231524252"