Este artículo tiene varios problemas. Ayúdenos a mejorarlo o a discutir estos problemas en la página de discusión . ( Aprenda cómo y cuándo eliminar estos mensajes )
|
Este artículo proporciona una lista de chipsets de motherboard fabricados por Intel , divididos en tres categorías principales: aquellos que utilizan el bus PCI para la interconexión (la serie 4xx), aquellos que se conectan mediante "enlaces de concentrador" especializados (la serie 8xx) y aquellos que se conectan mediante PCI Express (la serie 9xx). Los chipsets se enumeran en orden cronológico.
Se puede encontrar un soporte de chipset anterior para el microprocesador Intel 8085 en la sección de la familia MCS-85 .
Las primeras placas base compatibles con IBM XT aún no tenían un chipset, sino que dependían de una colección de chips TTL discretos de Intel: [1]
Para integrar las funciones necesarias en una placa base en un número menor de circuitos integrados, Intel licenció el chipset ZyMOS POACH para sus procesadores Intel 80286 e Intel 80386 SX (el chipset 82230/82231 High Integration AT-Compatible). El 82230 cubre esta combinación de chips: reloj 82C284, controlador de bus 82288 y controladores de interrupción duales 8259A, entre otros componentes. El 82231 cubre esta combinación de chips: temporizador de interrupción 8254, mapeador de memoria 74LS612 y controlador DMA dual 8237A, entre otros componentes. Ambos conjuntos estaban disponibles a 60 dólares estadounidenses para la versión de 10 MHz y a 90 dólares estadounidenses para la versión de 12 MHz en cantidades de 100. [2] Este chipset se puede utilizar con un dispositivo de interfaz de alta integración 82335 para proporcionar compatibilidad con el Intel 386SX. [3] [4]
La lista de los primeros chipsets Intel incluye: [5] [6]
Conjunto de chips | Nombre en código | Puente del Norte | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Memoria máx. | Máximo almacenable en caché | Paridad / ECC | Tipo de caché L2 | Soporte PCI |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
420TX | Saturno | Centro para el Control y Prevención de Enfermedades (82424TX), DPU (82423TX) | SZ839 SZ868 | SIO (E/S del sistema) | Noviembre de 1992 | 5 V 486 | Hasta 33 MHz | No | PPM | 128 MB [a] | Paridad | Asíncrono. | 1.0 | |
420ZX | Saturno II | CDC (82424ZX), DPU (82423TX) | SZ884 | Marzo de 1994 | 5 V/3,3 V 486 | 160 MB | 2.1 | |||||||
420EX | Aries | Compañía de seguros (82425EX) | SZ897 (Centro de Control de Plagas) SZ898 (IB) | IB (82426EX) | Hasta 50 MHz | 128 MB | 128 MB (/con RAM de etiqueta de 32 KB y caché L2 de 512 KB [30] | 2.0 |
Si bien no se trata de un error real del chipset Intel, los chipsets Mercury y Neptune se pueden encontrar emparejados con controladores IDE RZ1000 y CMD640 con errores de corrupción de datos. Los cachés L2 están mapeados directamente con la RAM de etiquetas SRAM , escritura diferida para 430FX, HX, VX y TX.
Conjunto de chips | Nombre en código | Números de piezas | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Memoria máx. | Máximo almacenable en caché | Paridad/ECC | Tipo de caché L2 | Soporte PCI | Soporte AGP |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
430LX | Mercurio [32] | 82434LX (PCMC) 2x 82433LX (LBX) | SZ914 (PCMC-1) SZ942 (Lbx) | SIO (ISA) PCEB/ESC (EISA) | Marzo de 1993 | P60/66 | 60/66 MHz | No | PPM | 192 MB | 192 MB | Paridad | Asíncrono. | 2.0 | No |
430NX | Neptuno [33] | 82434NX (PCMC) 2x 82433NX (LBX) | SZ919 (PCMC) SZ899 (Lbx) | SIO (ISA) SIO.A (ISA DP) PCEB/ESC (EISA) | Marzo de 1994 | P75+ | 50/60/66 MHz | Sí | 512 MB | 512 MB | |||||
430FX | Tritón [34] [35] | 82437FX/JX (TSC) 2x82438FX (TDP) | SZ965 (A1) SZ968 (A1) SZ969 SZ973 (A1) SZ975 (A1) SZ998 (A2) Talla S999 | PIIX | Enero de 1995 | No | FPM/ EDO | 128 MB | 64 MB | Ni | Asíncrono / Ráfaga de pulsos | ||||
430MX | Tritón móvil | 82437MX | SU036 (A1) SU037 (A1) SU069 (B0) | MPIIX | Octubre de 1995 | ||||||||||
430HX | Tritón II [35] [36] | 82439HX/JHX (TXC) | SU087 (A1) SU102 (A2) SU115 | PIIX3 | Febrero de 1996 | Sí | 512 MB | 64 MB 512 MB (con RAM de etiqueta de 11 bits ) [37] | Ambos | 2.1 | |||||
430VX | Tritón II [35] [38] | 82437VX (TVX) 2x 82438VX (TDX) | SU085 (A1) SU116 (A2) | 60/66 MHz | No | FPM/EDO/ SDRAM | 128 MB | 64 MB | Ni | ||||||
430TX [39] | 82439TX (MTXC) | SL238 (A1) SL28T (A2) | PIIX4 | Febrero de 1997 | 256 MB |
Conjunto de chips | Nombre en código | Números de piezas | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores [b] | Servicio Federal de Seguridad | Licuadora pequeña | Memoria | Paridad/ECC | Soporte PCI | Soporte AGP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Tipo | Máx. | Banco | ||||||||||||
450KX | Marte | 82451KX, 82452KX, 82453KX, 82454KX | SU022 (A2) SU024 (A2) SU025 (A1) SU026 (A1) SU027 (A2) SU028 (A2) SU029 (A1) SU030 (A2) SU039 (A1) SU040 (A1) SU041 (A2) SU042 (A2) SU043 (A1) SU044 (A2) SU061 (A3) SU062 (A4) SU064 (A4) | SIO, SIO.A, PIIX (ISA) PCEB/ESC (EISA) | Noviembre de 1995 | Pentium Pro | 60/66 MHz | Sí | PPM | 1 GB | Ambos | 2.0 | No | |
450GX | Orión | 82451GX, 82452GX, 82453GX, 82454GX | SU019 (A1) SU055 (A1) SU056 (A3) SU057 (A3) SU058 (A4) SU059 (A4) SU063 (A4) SY050 (A4) SY051 (A5) SY052 (A6) SY053 (A4) SY054 (A6) | SIO.A (ISA) PCEB/ESC (EISA) | Sí (hasta cuatro) | 8 GB | ||||||||
440FX | Natoma | 82441FX, 82442FX | SU053 (A1) SU054 (A1) | PIIX3 (ISA) PCEB/ESC (EISA) | Mayo de 1996 | Pentium Pro, Pentium II | Sí | FPM / EDO / BEDO | 1 GB | 4 | 2.1 | |||
440LX | Balboa | 82443LX | SL2KK (A3) SL2KN (A3) | PIIX4 | Agosto de 1997 | Pentium II, Celeron | 66 MHz | FPM/EDO/SDRAM | 1 GB de EDO/512 MB de SDRAM [42] | AGP 2× | ||||
440EX | — | 82443EX | SL2SA (A0) SL2SB | PIIX4E | Abril de 1998 | No | EDO/SDRAM | 256 MB | 2 | Ni | ||||
440BX | Seattle | 82443BX 82443BXE | SL278 (C1) SL2T5 (B1) SL2VH (C1) SL85Y | Pentium II/III, Celeron | 66/100 MHz | Sí | 512 MB (1 GB con registro) [43] | 4 | Ambos | 2.1 | ||||
440GX | Punta de marlín | 82443GX | SL2TF (A0) SL2VJ (A0) | Junio de 1998 | Pentium II/III, Xeon | 66/100 MHz | Memoria SDRAM | 2 GB | 2.1 | |||||
450NX | — | 82451NX, 82452NX, 82453NX, 82454NX | SL2RU (B0) SL2RV (B1) SL2RW (B0) SL2RX (B0) SL2ZA (B1) SL36R (C0) | Sí (hasta cuatro) | FPM/EDO | 8 GB | 2.1 (64 bits opcional) | No | ||||||
440ZX-66 | 82443ZX | SL37A | Noviembre de 1998 | Celeron, Pentium II/III | 66 MHz | No | Memoria SDRAM | 512 MB | 2 | Ni | 2.1 | AGP 2× | ||
440ZX | SL33W | 66/100 MHz | ||||||||||||
440ZX-M | 82443ZX-M | SL3VP | PIIX4M | Pentium III, Celeron | 256 MB | |||||||||
440MX | Barandilla | 82443MX | SL37L (B0) SL3N4 (B0) | El mismo chip | Pentium II/III, Celeron | 512 MB | 2.2 | No |
Conjunto de chips | Número de pieza | Número de sSpec | Soporte ATA | Soporte USB | CMOS /reloj | Soporte ISA | Soporte de LPC | Gestión de energía |
---|---|---|---|---|---|---|---|---|
ESC | 82374EB/SB | SZ867 | Ninguno | Ninguno | Sí | |||
PCEB | 82375EB/SB | |||||||
SIO | 82378IB/ZB | SZ905 | No | No | SMM | |||
SIO.A | 82379AB | |||||||
MPIIX | 82371MX | SU034 (A1) SU035 (A1) SU067 (A2) | PIO | |||||
PIIX | 82371FB | SZ964 (A1) SZ967 (A1) SZ997 (A1) | PIO / WDMA | |||||
PIIX3 | 82371SB | SU052 (A1) SU093 (B0) | 1 controlador 2 puertos | |||||
PIIX4 | 82371AB | SL23P SL2 kilómetros (B0) | PIO/ UDMA 33 | Sí | ||||
PIIX4E | 82371EB 82371EBE | SL2MY (A0) SL2T3 (A0) SL37M (A0) SL37U (A0) SL87F | ||||||
PIIX4M | 82371 MB | SL3CG (A0) SL3DD (A0) |
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Memoria máx. | Bancos de memoria | Paridad o ECC | PCI | AGP/velocidad externa | IGP |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
810 | Whitney | 82810 | SL3P6 SL3P7 (A3) SL35K | Ich / Ich0 | Abril de 1999 | Celeron, Pentium II/III | 66/100 MHz | No | Memoria SDRAM EDO/PC100 | 512 MB | 4 | Ni | versión 2.2/33 MHz | No | Sí |
810E | 82810E | SL3MD (A3) | ICH | Septiembre de 1999 | 66/100/133 MHz | Memoria SDRAM PC100/133 | |||||||||
810E2 | ICH2 | ||||||||||||||
815 | Solano | 82815 | SL4DF (A2) SL5YN SL5NQ | ICH | Junio de 2000 | 6 | Sí/AGP 4× | ||||||||
815E | ICH2 | Sí (2) | |||||||||||||
815G | 82815G | ICH/ICH0 | Septiembre de 2001 | Celeron, Pentium III | No | No | |||||||||
815EG | ICH2 | ||||||||||||||
815P | 82815EP | ICH/ICH0 | Marzo de 2001 | Sí/AGP 4× | No | ||||||||||
815EP | SL5NR (B0) | ICH2 | Noviembre de 2000 | Celeron, Pentium II/III | |||||||||||
820 | Camino | 82820 82820DP | SL353 (B1) SL3FT (B1) SL3NF (B1) SL47D (B2) SL47F (B2) | ICH | Noviembre de 1999 | Sí | PC800 RDRAM /PC100 SDRAM (con adaptador MTH ) | 1 GB | 2 | Ambos | |||||
820E | ICH2 | Junio de 2000 | |||||||||||||
840 | Carmel | 82840 | SL3QR | ICH | Octubre de 1999 | Pentium III, Xeon | PC800 RDRAM de doble canal /PC100 SDRAM (con adaptador MTH ) | 4 GB | 2×4 | v2.2/33 MHz + PCI-X/66 MHz |
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Memoria máx. | Bancos de memoria | Paridad o ECC | PCI | AGP/velocidad externa | IGP |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
815EM | 82815EM | SL4MP | ICH2-M | Octubre de 2000 | Celeron móvil, Pentium III móvil | 100 MHz | No | Memoria SDRAM PC100 | 512 MB | 2 | Ni | versión 2.2/33 MHz | Sí/AGP 4× | Sí | |
830M | Almador | 82830M | SL62D | ICH3-M | Julio de 2001 | Celeron, Pentium III-M | 100/133 MHz | No | Memoria SDRAM PC133 | 1 GB | 2 | Ni | versión 2.2/33 MHz | Sí/AGP 4× | Sí |
830MP | 82830MP | SL5P7 SL62F SL7A6 | No | ||||||||||||
830 mg | 82830MG | SL5P9 SL62E | No | Sí |
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Enchufe | Marcas de procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Canales de memoria | Memoria máxima [ GiB ] | Paridad/ECC | Gráficos | TDP |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
860 [44] | Colusa | 82860 (MCH) | SL5HB | ICH2 | Mayo de 2001 | Zócalo 603 Zócalo 604 | Xeón | 400 MT/s (100 MHz QDR ) | Sí | Memoria RAM PC800/600 | 2 | 4 (con 2 repetidores) | Sí/Sí | AGP 4× | |
845 | Brookdale | 82845 (MCH) | SL5V7 (A3) SL5YQ SL63W (B0) | Septiembre de 2001 [45] | Zócalo 423 | Celeron, Pentium 4 | No | DDR 200/266 DEG 133 | 1 | 2 (DDR) 3 (DEG) | |||||
850 | Tehama | 82850 (MCH) | SL4NG (A2) SL5HA (A3) | Noviembre de 2000 | Memoria RAM PC800/600 | 2 | |||||||||
850E | Tehama-E | 82850E (MCH) | SL64X (A3) | ICH2/ICH4 | Mayo de 2002 | Zócalo 478 | 400/533 toneladas por segundo | Memoria RAM PC1066/800/600 | |||||||
845E | Brookdale-E | 82845E (MCH) | SL66N SL69S | ICH4 | Celeron, Celeron D, Pentium 4 | RDA 200/266 | 5,8 W | ||||||||
845G | Brookdale-G | 82845G (GMC) | SL66F (A1) SL6PR (B1) | DDR 200/266 DEG 133 | No/No | Gráficos Intel Extreme AGP 4× | 5,1 W (SDRAM), 5,7 W (DDR) [46] | ||||||||
845GV | Brookdale-GV | 82845GV (GMC) | SL6NR (A1) SL6PU (B1) SL8DA | Octubre de 2002 | Zócalo 478 LGA 775 | DDR 200/266 DEG 133 | Gráficos Intel Extreme sin ranura AGP | ||||||||
845GL | Brookdale-Global | 82845GL (GMC) | SL66G (A1) SL6PT (B1) | Mayo de 2002 | Zócalo 478 | Celeron, Pentium 4 | 400 TM/s | DDR 200/266 DEG 133 | 5,1 W (SDRAM), 5,8 W (DDR) [46] | ||||||
845GE | Brookdale-GE | 82845GE (GMC) | SL6PS | Octubre de 2002 | Zócalo 478 LGA 775 | Celeron, Celeron D, Pentium 4 | 400/533 toneladas por segundo | RDA 200/266/333 | Gráficos Intel Extreme AGP 4× | 6,3 W | |||||
845PE | Brookdale-PE | 82845PE (MCH) | SL6H5 SL6Q3 | Zócalo 478 | AGP 4× | 5,6 W | |||||||||
848P | Razas Hill | 82848P (MCH) | SL77Y (A2) SL7YG (A2) | ICH5/ICH5R | Agosto de 2003 | Zócalo 478 LGA 775 | Pentium 4, Pentium 4 EE, Pentium D , Celeron, Celeron D | 400/533/800 toneladas por segundo | Memoria DDR-400 | AGP 8× | 8,1 W | ||||
865P | Springdale-P | 82865P | SL6UY | Mayo de 2003 | Pentium 4, Celeron D | 400/533 toneladas por segundo | Memoria DDR-333 | 2 | 4 | 10,3 W | |||||
865PE | Educación física de Springdale | 82865PE | SL722 (A2) SL7YE (A2) | Pentium 4, Pentium 4 EE, Pentium D, Pentium Extreme Edition, Celeron, Celeron D | 400/533/800 toneladas por segundo | Memoria DDR-400 | AGP 8× | 11,3 W | |||||||
865G | Primaveradale | 82865G (GMC) | SL99Y SL743 (A2) | Gráficos Intel Extreme 2 AGP 8× | 12,9 W | ||||||||||
865GV | Springdale-GV | 82865GV (GMC) | SL77X (A2) SL7YF (A2) | Septiembre de 2003 | Intel Extreme Graphics 2 sin ranura AGP | ||||||||||
875P [47] | Madera de canter | 82875P (MCH) | SL744 (A2) SL8DB | ICH5/ICH5R/6300ESB | Abril de 2003 | Zócalo 478 Zócalo 604 LGA 775 | Pentium 4, Pentium 4 EE, Pentium D, Pentium Extreme Edition, Celeron, Celeron D, Xeon | Sí/Sí | AGP 8× | 12,1 W | |||||
E7205 [48] | Bahía de granito | E7205 (MCH) | SL65P (B0) SL6TU | ICH4 | Noviembre de 2002 | Zócalo 478 | Pentium 4 | 400/533 toneladas por segundo | Memoria DDR-200/266 | ||||||
E7500 [49] | Plumas | E7500 (MCH) | SL64H SL69U | ICH3-S | Febrero de 2002 | Zócalo 604 | Xeón | 400 TM/s | Sí | Memoria DDR-200 | 16 | PCI-X | |||
E7501 [50] | Plumas 533 | Diciembre de 2002 | Zócalo 604 Zócalo 479 | Xeon, Pentium M [51] | 400/533 toneladas por segundo | Memoria DDR-200/266 | |||||||||
E7505 [52] | Placer | E7505 (MCH) | SL65N SL6TU | ICH4 | Noviembre de 2002 | Zócalo 604 | Xeón | AGP 8× | |||||||
E7221 [53] [54] | Río cobre | E7221 (MCH) | SL7YQ | ICH6/ICH6R | Septiembre de 2004 | LGA 775 | Pentium 4, Pentium 4 HT | 533/800 toneladas por segundo | No | Memoria DDR 333/400 DDR2 400/533 | 4 | Sí/Sí, solo sin búfer | • Motor de gráficos integrado (SVGA) • PCI Express ×8 (1.0a), o • PCI-X (con puente PCIe) no dedicado específicamente a gráficos | ||
E7230 [53] [55] | Mukilteo | E7230 (MCH) | SL8kJ SL8KK | ICH7/ICH7R | Julio de 2005 | LGA 775 | Pentium D, Pentium 4, Pentium 4 HT, Pentium 4 EE, Celeron D | 533/800/1066 toneladas por segundo | Memoria DDR2 400/533/667 | 8 | Sí/Sí, solo sin búfer | • PCI Express ×8 (1.0a), o • PCI-X (con puente PCIe) no específicamente dedicado a gráficos |
Resumen:
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Procesadores | Servicio Federal de Seguridad | Licuadora pequeña | Tipos de memoria | Memoria máx. | Paridad/ECC | Tipo PCI | Gráficos | TDP |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
845MZ | Brookdale-MZ | 82845 (MCH) | SL64T | ICH3-M | Marzo de 2002 | Celeron, Pentium 4-M móviles | 400 TM/s | No | RDA 200 | 1 GB | No/No | versión 2.2/33 MHz | AGP 4× | |
845MP | Brookdale-M | SL66J | RDA 200/266 | |||||||||||
852GM | Montara-Gerente general | 82852GM (GMCH) | SL6ZK SL7VP | ICH4-M | Segundo trimestre de 2004 | Pentium 4-M , Celeron , Celeron M | Núcleo 3D integrado de 32 bits a 133 MHz | 3,2 W | ||||||
852 GMV | 82852GMV (GMCH) | |||||||||||||
852PM | 82852PM (hora de Michigan) | SL72J SL7VP | Pentium 4-M, Celeron, Celeron D | 400 TM/s 533 toneladas por segundo | RDA 200/266/333 | 2 GB | AGP 1x/2x/4x | 5,7 W | ||||||
852GME | 82852GME (GMC) | SL72K SL8D7 | Cuarto trimestre de 2003 | Núcleo gráfico Extreme Graphics 2 integrado | ||||||||||
854 [58] | 82854 (GMC) | SL794 | Marzo de 2005 | Celeron M Ultra Bajo | 400 TM/s | RDA 266/333 | ||||||||
855GM | Montara-Gerente general | 82855GM (GMCH) | SL6WW SL7VL | Marzo de 2003 | Pentium M , Celeron M | RDA 200/266 | 3,2 W | |||||||
855GME | 82855GME (MCH) | SL72L SL7VN | RDA 200/266/333 | 4,3 W | ||||||||||
855 p.m. | Odem | 82855PM (hora de la mañana) | SL6TJ (A3) SL752 (B1) | AGP 2×/4× | 5,7 W |
Conjunto de chips | Número de pieza | Número de sSpec | Ataque | SATA | Nivel RAID | USB | PCI |
---|---|---|---|---|---|---|---|
ICH | 82801AA | SL38R SL3MZ SL47Z | UDMA66/33 | No | No | 1.1, 2 puertos | Rev 2.2, 6 ranuras |
Ich0 | 82801AB | SL38P SL3N2 (B1) | UDMA33 | Rev 2.2, 4 ranuras | |||
ICH2-M | 82801BAM | SL45H (B0) [59] SL4HN (B1) [59] SL4R6 (B2) [59] | UDMA100/66/33 | Rev 2.2, 2 ranuras | |||
ICH2 | 82801BA | SL45H (B0) [59] SL5FC (B0) [59] SL4HM (B1) [59] SL4YG (B1') [59] SL59Z (B4) [59] SL5WK (B5) [59] SL7UU (B5) [60] SL5PN (C0) [59] | 1.1, 4 puertos | Rev 2.2, 6 ranuras | |||
ICH3-M | 82801CAM | SL5LF (B0) SL5YP | 1.1, 2 puertos | Rev 2.2, 2 ranuras | |||
ICH3-S | 82801CA | SL632 SL8AN (B2) | 1.1, 6 puertos | Rev 2.2, 6 ranuras | |||
ICH4-M | 82801DBM | SL6DN SL7VK (B2) | 2.0, 4 puertos | Rev 2.2, 3 ranuras | |||
ICH4 | 82801DB | SL66K (A1) SL6DM (B0) SL8DE | 2.0, 6 puertos | Rev 2.2, 6 ranuras | |||
ICH5-M | 82801EBM | 2.0, 4 puertos | Rev 2.3, 4 ranuras | ||||
ICH5 | 82801EB | SL6TN (A2) SL73Z (A3) SL7YC | SATA 1,5 Gbit/s, 2 puertos | 2.0, 8 puertos | Rev 2.3, 6 ranuras | ||
ICH5R | 82801ER | SL6ZD SL73D (A3) SL742 (A3) | RAID 0, RAID 1 | ||||
6300ESB | 6300ESB | SL7XJ | 2.0, 4 puertos | Rev 2.2 4 ranuras PCI, Rev 1.0 2 ranuras PCI-X + 2 dispositivos PCI-X |
Todos los chipsets enumerados en la siguiente tabla:
Conjunto de chips | Nombre en código | Números de piezas | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores compatibles | FSB [MT/s] | Memoria | Paridad / ECC | Gráficos | TDP [W] | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
tipos | máx. [GB] | PCIe | núcleo integrado | ||||||||||
910GL | Grantsdale-Global | 82910GL (GMC) | SL7W4 (B1) SL8AR (C2) SL8BV (C2) | ICH6/ICH6R | Septiembre de 2004 | Pentium 4, Celeron, Celeron D | 533 | RDA 333/400 | 2 | No/No | — | GMA900 | 16.3 |
915GL | 82915GL (GMC) | SL8CK (C2) SL8CL SL8DC (C2) | Marzo de 2005 | Pentium 4, Celeron D | 533/800 | 4 | |||||||
915PL | Grantsdale-PL | 82915PL (MCH) | SL8D6 (C2) SL8DD (C2) | 2 | ×16 | — | |||||||
915P | Grantsdale | 82915P (MCH) | SL7LY (B1) SL8AS (C2) SL8BW (C2) | Junio de 2004 | Memoria DDR 333/400, DDR2 400/533 | 4 | |||||||
915G | Grantsdale-G | 82915G (GMC) | SL7LX (B1) SL8AT (C2) SL8BU (C2) | GMA900 | |||||||||
915GV | Grantsdale-GV | 82915GV (GMC) | SL7W5 (B1) SL8AU (C2) SL8BT (C2) | — | |||||||||
925X | Madera de aliso | 82925X (MCH) | SL7LZ SL7RC | Pentium 4, Pentium 4 XE | 800 | DDR2 400/533 | 4 [*] | Sí/Sí | ×16 | — | 12.3 | ||
925XE | Aliso-XE | 82925XE (MCH) | SL84Z | Noviembre de 2004 | 800/1066 | 13.3 | |||||||
945PL | Puerto del lago-PL | 82945PL (MCH) | SL8V4 (A2) SL93C (A1) | ICH7 | Marzo de 2006 | Pentium 4, Pentium D, Celeron D, (Núcleo 2) [1] | 533/800 | 2 [*] | No/No | 15.2 | |||
945P | Puerto del lago | 82945P (MCH) | SL8FV (A1) SL8HT (A2) | ICH7/ICH7R | Mayo de 2005 | Pentium 4, Pentium D, Celeron D, (Núcleo 2) [1] | 533/800/1066 | Memoria DDR2 400/533/667 | 4 [*] | ||||
945G | Puerto del lago-G | 82945G (GMC) | SL8FU | GMA950 | 22.2 | ||||||||
955X | Puerto del lago-X | 82955X (MCH) | SL8FW | Abril de 2005 | Pentium 4, Pentium 4 XE, Pentium D, Pentium XE | 800/1066 | Memoria DDR2 533/667 | 8 | Sí/Sí | — | 13.5 |
[*] No se admite la reasignación de rangos de memoria PCIE/APIC, [61] [62] es posible que algunas memorias físicas no sean accesibles (por ejemplo, limitadas a 3,5 GB o similar).
[1] Algunas revisiones posteriores de placas base basadas en los chipsets 945P, 945G y 945PL suelen admitir algunos procesadores Core 2 (con BIOS posteriores). No se admite Core 2 Quad. Solo se admiten Core 2 Duo, Pentium Dual-Core y Celeron basados en Core2.
Resumen:
Conjunto de chips | Nombre en código | Números de piezas | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores compatibles | Servicio Federal de Seguridad | Tipos de memoria | Memoria máx. | Paridad/ECC | Gráficos | TDP |
---|---|---|---|---|---|---|---|---|---|---|---|---|
910GML | Alviso-GM | 82910GML (GMC) | SL89H SL8AE SL8DX SL8G5 (C2) SL8G8 (C2) | ICH6-M | Enero de 2005 | Celeron M | 400 TM/s | Memoria DDR 333/400, DDR2 400 | 2 GB | No/No | GMA 900 integrado | 6 W |
915 gramos | 82915GMS (GMC) | SL8B6 SL8B7 SL8G4 (C2) SL8G9 (C2) | Pentium M, Celeron M | DDR2 400 | 4,8 W | |||||||
915GM | 82915GM (GMCH) | SL87G SL89G SL8DY SL8G2 (C2) SL8G6 (C2) | 400/533 toneladas por segundo | Memoria DDR 333, DDR2 400/533 | 6 W | |||||||
21.15 h. | Alviso | 82915 p. m. (hora de la mañana) | SL8B4 SL8B5 SL8BR SL8CS SL8G3 (C2) SL8G7 (C2) | PCI Express ×16 | 5,5 W |
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Procesadores compatibles (oficiales) | FSB (MT/s) | Memoria | Gráficos | TDP [W] | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|
tipos | máx. [GB] | núcleo gráfico | Representación 3D | |||||||||
940GML | Calistoga | 82940GML (GMC) | SL8Z5 | ICH7-M | Enero de 2006 | Celeron M | 533 | DDR2 400/533 | 2 | GMA 950 integrado | Máximo 166 MHz | 7 |
943GML | 82943GML (GMC) | Celeron M, Core Solo, Pentium de doble núcleo [c] | Máximo 200 MHz | |||||||||
945GSE | 82945GSE (GMC) | SLB2R | Primer trimestre de 2006 | Intel Atom | 533/667 | Máximo 166 MHz | 6 | |||||
945 gramos | 82945GMS (GMC) | SL8TC | Enero de 2006 | Core 2 Duo , Core Duo , Pentium de doble núcleo, Core Solo , Celeron M | 7 | |||||||
945GM/E | 82945GM/E (GMCH) | SL8Z2 | ICH7-M/ICH7-M DH | Memoria DDR2 400/533/667 | 4 [d] | Máximo 250 MHz | 7 | |||||
945GT [63] | 82945GT (GMC) | SL8Z6 | Máximo 400 MHz | |||||||||
945 p.m. | 82945PM (hora de la mañana) | SL8Z4 | PCI Express ×16 |
Todos los chipsets Core 2 son compatibles con los procesadores Pentium Dual-Core y Celeron basados en la arquitectura Core. El soporte para todos los procesadores basados en NetBurst se abandonó oficialmente a partir de la familia de chipsets Bearlake. [64] Sin embargo, algunas placas base aún son compatibles con los procesadores más antiguos. [65]
Conjunto de chips | Nombre en código | Números de piezas | Número de sSpec | Puente del sur | Fecha de lanzamiento | Procesadores | Litografía | Soporte VT-d [66] | Servicio Federal de Seguridad (MONTE/) | Memoria | Paridad/ECC | PCIe | iGráficos | |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
tipos | máx. | |||||||||||||
945GC [67] | Puerto del lago-GC | 82945GC (MCH) | SL9ZC (A2) SLA9C (A2) SLB86 (A2) | ICH7/ICH7R/ICH7-DH [68] | Mayo de 2005 [69] | Pentium 4, Pentium D, Celeron D, Core 2 Duo, Pentium de doble núcleo, Atom | 130 nm | No | 533/800 (última revisión: 1066) | Memoria DDR2 400/533/667 | 2 GB (algunas placas admiten 4 GB reducido a 3,27 GB) [*] | No/No | 1x16 | GMA950 |
945GZ | Puerto del lago-GZ | 82945GZ (GMC) | SL927 (A2) | ICH7 | Junio de 2005 | Pentium 4, Pentium D, Celeron D, Core 2 Duo, Pentium de doble núcleo | DDR2 400/533 | 4 GB (reducido a 3,27 GB debido a la limitación del chipset [70] | Algunas placas base tienen ×16 @×4 de ICH7 [71] | |||||
946PL | Puerto del lago-PL | 82946PL (MCH) | SL9NV SL9QY | ICH7/ICH7R | Julio de 2006 | Memoria DDR2 533/667 | 4 GB | ×16 | — | |||||
946GZ | Puerto del lago-GZ | 82946GZ (GMC) | SL9NV SL9R4 | GMA3000 | ||||||||||
P965 | Aguas anchas(P) | 82P965 (MCH) | SL9NU SL9QX | ICH8/ICH8R/ICH8-DH | Junio de 2006 | Pentium de doble núcleo, Core 2 Quad, Core 2 Duo | 533/800/1066 | Memoria DDR2 533/667/800 | 8 GB | ×16, ×4 | — | |||
G965 | Broadwater (Galicia) | 82G965 (GMC) | SL9P2 SL9R5 | Pentium de doble núcleo, Core 2 Duo | ×16 | GMA X3000 | ||||||||
Q965 | Aguas anchas(G) | 82Q965 (GMC) | SL9NW SL9QZ | GMA3000 | ||||||||||
Q963 | Aguas anchas(G) | 82Q963 (GMC) | SL9R2 | No | ||||||||||
975X | Madera de Glen | 82975X (MCH) [72] | SL8YS | ICH7/ICH7R/ICH7-DH | Noviembre de 2005 | Pentium 4, Pentium 4 EE, Pentium D, Pentium XE, (Celeron D, Core 2 Quad, Core 2 Duo, Pentium Dual-Core) 2 | 533/800/1066 2 | DDR2 533/667/800 3 | Sí/Sí | 1x16 1 , 2×8 | — | |||
P31 | Lago Bear (P) | 82P31 (MCH) | SLAHX SLASK (B0) | ICH7 | Agosto de 2007 | Pentium de doble núcleo, Core 2 Duo, Core 2 Quad | 90 nm | 800/1066/1333 (P45 no oficial 1600) | Memoria DDR2 667/800 | 4 GB | No/No | 1×16 rev.1.1 | ||
G31 | Lago del oso (G) | 82G31 (GMC) | Licenciatura en Ciencias Jurídicas (B0) SLAJ3 (A2) | GMA3100 | ||||||||||
G33 | Lago Bear (G+) | 82G33 (GMC) | SLA9Q (A2) | ICH9/ICH9R/ICH9-DH | Junio de 2007 | Memoria DDR2 667/800 DDR3 800/1066 | 8 GB 4 GB | |||||||
P35 | Lago Bear (P+) | 82P35 (MCH) | SLA9R (A2) | 8 GB | 1x16, 1x4 rev. 1.1 | — | ||||||||
G35 | Lago del oso | 82G35 (GMC) | SLAJJ | Agosto de 2007 | Memoria DDR2 667/800 | 1×16 rev.1.1 | GMA X3500 | |||||||
Pregunta 33 | Bearlake (finalista) | 82Q33 (GMC) | LLAVERO (A2) | ICH9/ICH9R | Junio de 2007 | GMA3100 | ||||||||
Pregunta 35 | Lago del oso (Q) | 82Q35 (GMC) | SLAEX | ICH9/ICH9R/ICH9-DO | Sí 4 | |||||||||
G41 | Lago del Águila (G) | 82G41 (GMC) | SLB8D SLGQ3 | ICH7 | Septiembre de 2008 | Núcleo 2 Duo, Núcleo 2 Quad | 65 nm | No | Memoria DDR2 667/800 DDR3 800/1066 | 4 GB 8 GB | GMA X4500 | |||
B43 | Lago del Águila (B) | 82B43 (Método de transmisión GMCH) | SLGL7 (A3) | ICH10D | Diciembre de 2008 | 16 GB | 1×16 rev.2.0 | GMA4500 | ||||||
P43 | Lago del Águila (P) | 82P43 (MCH) | SLB89 | ICH10/ICH10R | Junio de 2008 | 8 GB 16 GB | — | |||||||
P45 | Lago del Águila (P+) | 82P45 (MCH) | SLB7Z (A1) SLB8C (A2) | 1×16, 2×8 rev.2.0 | ||||||||||
G43 | Lago del Águila (G) | 82G43 (GMC) | SLB85 (A3) SLGQ2 (A3) | 1x16 rev.1.1 | GMA X4500 | |||||||||
G45 | Lago del Águila (G+) | 82G45 (GMC) | SLB84 | GMA X4500 HD | ||||||||||
Pregunta 43 | Lago del Águila (Q) | 82Q43 (GMC) | SLB88 (A3) | ICH10/ICH10R/ICH10D | Agosto de 2008 | GMA4500 | ||||||||
Pregunta 45 | Lago del Águila (Q) | 82Q45 (GMC) | SLB8A | ICH10/ICH10R/ICH10-DO | Sí 4 | |||||||||
X38 | Lago del oso (X) | 82X38 (MCH) | Estudiante de la escuela secundaria (A1) | ICH9/ICH9R/ICH9-DH | Septiembre de 2007 [73] | Core 2 Duo, Core 2 Quad, Core 2 Extreme | 90 nm | Memoria RAM: 800/1066/1333 | No/solo DDR2 | 2×16 rev.2.0 | — | |||
X48 | 82 x 48 (MCH) | Licenciatura en Ciencias Aplicadas (A1) | Marzo de 2008 | 800/1066/1333/1600 |
[*] No se admite la reasignación de rangos de memoria PCIE/APIC, [61] es posible que no se pueda acceder a cierta memoria física (por ejemplo, limitada a 3,5 GB o similar). La configuración operativa es de 4 rangos (2 módulos de rango doble de 2 GB o 4 módulos de rango único de 1 GB), según la cantidad de ranuras DDR2 de la placa base.
Resumen:
[1] El chipset 975X solo admite PCI Express ×16 (eléctricamente) en la ranura superior cuando la ranura inferior no está ocupada. De lo contrario, esta y la ranura inferior (ambas conectadas al concentrador del controlador de memoria) funcionan a ×8 eléctricamente.
[2] Solo las revisiones posteriores de las placas con chipset 975X admiten procesadores Core 2. Consulte MSI 975X Platinum (MS-7246) rev 1.0 (primer lanzamiento) y MSI 975X Platinum Powerup revision (MS-7246) rev 2.1 (lanzada en otoño de 2006) como ejemplo. fuente: https://web.archive.org/web/20210515170458/http://ixbtlabs.com/articles2/mainboard/msi-975x-platinum-powerup-edition-i975x.html
Oficialmente, 975X admite un FSB máximo de 1066 MT/s. Extraoficialmente, las placas base de terceros (Asus, Gigabyte) admiten ciertos procesadores Core2 de 45 nm con FSB de 1333, generalmente con actualizaciones de BIOS posteriores.
En cuanto al soporte de Celeron y Celeron D, algunas placas y revisiones lo admiten, otras no. (ver el ejemplo superior, MSI Powerup Edition ha reintroducido el soporte de Celeron, probablemente debido a los Celeron basados en Core2 lanzados posteriormente, que a menudo eran más potentes que los Pentium 4 Netburst de mayor velocidad de reloj).
[3] La especificación técnica del chipset 975X solo muestra compatibilidad con memoria DDR2-533/667. Las implementaciones reales del 975X admiten memoria DDR2 800.
[4] VT-d es compatible de forma inherente con estos chipsets, pero es posible que los fabricantes de equipos originales individuales no lo habiliten. Lea siempre el manual de la placa base y compruebe si hay actualizaciones del BIOS. La compatibilidad con VT-d X38/X48 está limitada a ciertas placas Intel, Supermicro, DFI (LanParty) y Tyan. VT-d no funciona o no existe en algunas placas hasta que se actualice el BIOS. Tenga en cuenta que VT-d es una tecnología de concentrador de controlador de memoria del chipset, no una característica del procesador, pero esto se complica con las generaciones posteriores de procesadores (Core i3/i5/i7) que trasladan el MCH de la placa base al paquete del procesador, lo que hace que solo ciertas CPU de la serie I admitan VT-d.
Conjunto de chips | Nombre en clave | Números de piezas | Número de sSpec | Puente sur | Fecha de lanzamiento | Litografía | Procesadores compatibles (oficiales) | FSB [MT/s] | Memoria | Gráficos | TDP [W] | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
tipos. | máx. [GB] | núcleo gráfico | Representación 3D | ||||||||||
GL960 | Línea de cresta | 82960GL (GMC) | SLA5V (C0) | ICH8-M | Mayo de 2007 | ?? nm | Celeron M, Pentium de doble núcleo | 533 | Memoria DDR2 533/667 | 3/5 1 | GMA X3100 integrado | Máximo 400 MHz | 13.5 |
GM965 | 82965GM (GMCH) | SLA9F (C0) | Núcleo 2 Duo | 533/667/800 | 4/8 2 | Máximo 500 MHz | |||||||
PM965 | 82965PM (hora de Michigan) | SLA5U (C0) | PCIe ×16 | 8 | |||||||||
GL40 | Cantiga | 82GL40 (GMC) | SLB95 (B3) SLGGM-A1 | ICH9-M | Septiembre de 2008 | 65 nm | Core 2 Duo, Celeron, Celeron M, Pentium de doble núcleo | 667/800 | DDR2 667/800, DDR3 800/1066 | 4/8 2 | GMA X4500 MHD integrado | Máximo 400 MHz | 12 |
GS40 | 82GS40 (GMCH) | SLGT8 (B3) | Core 2 Duo, Celeron, Celeron M?, Pentium de doble núcleo | 4 | |||||||||
GS45 | 82GS45 (GMCH) (para vehículos todo terreno) | SLB92 (B3) | Core 2 Solo, Core 2 Duo, Core 2 Extreme, Celeron M | 800/1066 | 8 | Máx. 533 MHz | 7/8/12 3 | ||||||
GM45 | 82GM45 (GMC) | SLB94 (B3) SLGGN (A1) | Core 2 Duo, Core 2 Extreme, Celeron M | 667/800/1066 | 12 | ||||||||
PM45 | 82:45 (hora de la mañana) | SLB97 (B3) SLGGN (A1) | Core 2 Duo, Core 2 Quad, Core 2 Extreme | PCIe ×16 | 7 |
Conjunto de chips | Número de pieza | Número de sSpec | ATA paralela | ATA en serie | Soporte de AHCI | Niveles RAID | USB | TDP [W] | |
---|---|---|---|---|---|---|---|---|---|
3,0 Gbps | 1,5 Gbps | versión 2.0 | |||||||
ICH6-M | 82801FBM | SL7W6 (B2) SL89K (B2) | UDMA100/66/33 | — | 2 puertos | Sí | Ninguno | 4 puertos | 3.8 |
ICH6 | 82801FB | SL7AG (B1) SL7Y5 (B2) SL89L (B2) SL8BZ (C0) | 4 puertos | No | Ninguno | 8 puertos | |||
Ich6r | 82801FR | SL79N (B1) SL7W7 (B2) SL89J (B2) SL8C2 (C0) | Sí | 0, 1, Matriz | 8 puertos | ||||
ICH7-M | 82801GBM | SL8YB (B0) | 2 puertos | Sí | Ninguno | 4 puertos | 3.3 | ||
ICH7-MDH | 82801GHM | SL8YR (B0) | 4 puertos | — | Sí | 0, 1, Matriz | |||
ICH7 | 82801 GB | SL8FX (A1) SGLSP | No | Ninguno | 8 puertos | ||||
ICH7DH | 82801GDH | SL8UK (A1) | Sí | 0, 1, Matriz | |||||
ICH7R | 82801GR | SL8FY (A1) SL8KL (A1) | Sí | 0, 1, 5, 10, Matriz | |||||
ICH8M | 82801HBM | SLA5Q (B1) SLB9A (B2) SLJ4Y (B2) | 3 puertos | Sí | Ninguno | 10 puertos | 2.4 | ||
ICH8M-E | 82801HEM | SLA5R (B1) SLB9B (B2) | Sí | 0, 1, Matriz | |||||
ICH8 | 82801HB | SL9MN (B0) | No | 4 puertos | No | Ninguno | 3.7 | ||
Ich8r | 82801HR | SL9MK (B0) | 6 puertos | Sí | 0, 1, 5, 10, Matriz | ||||
ICH8DH | 82801HH | SL9ML (B0) | Sí | ||||||
ICH8DO | 82801HO | SL9MM (B0) | Sí | ||||||
ICH9M | 82801IBM | SLB8Q (A3) | 4 puertos | Sí | Ninguno | 8 puertos | 2.5 | ||
ICH9M-E | 82801IEM | SLB8P (A3) | Sí | 0, 1, Matriz | |||||
ICH9 | 82801IB | SLA9M (A2) | No(Sí [75] ) | Ninguno | 12 puertos | 4.3 | |||
ICH9R | 82801IR | SLA9N (A2) SLAX (A2) | 6 puertos | Sí | 0, 1, 5, 10, Matriz | ||||
ICH9DH | 82801IH | SLA9P (A2) | Sí | ||||||
ICH9DO | 82801IO | Licenciado en Administración de Empresas (A2) | Sí | ||||||
ICH10 | 82801JB | SLB8R (A0) | Sí | Ninguno | 4.5 | ||||
ICH10D | 82801JH | SLG8T (B0) | Sí | ||||||
ICH10R | 82801JR | SLB8S (A0) | Sí | 0, 1, 5, 10, Matriz | |||||
ICH10DO | 82801JO | Sí |
La microarquitectura Nehalem traslada el controlador de memoria al procesador. En el caso de los procesadores Nehalem de gama alta, el IOH X58 actúa como un puente entre el QPI y los periféricos PCI Express y el DMI y el puente sur ICH10 . En el caso de los procesadores Nehalem de gama baja y generalistas, el controlador de memoria integrado (IMC) es un puente norte completo (algunos incluso tienen GPU) y el PCH (Platform Controller Hub) actúa como un puente sur .
Chipsets compatibles con CPU LGA 1156 (Lynnfield y Clarkdale).
No se incluye en la lista el chipset 3450 (consulte Chipsets Xeon ) que es compatible con los procesadores Nehalem de gama alta y general, pero no afirma ser compatible con Core iX. Con un procesador Core i5 o i3 , los chipsets de la serie 3400 permiten la funcionalidad ECC de la memoria ECC sin búfer . [76] De lo contrario, estos chipsets no permiten la funcionalidad ECC sin búfer.
Conjunto de chips | Nombre en clave | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | PCI | SATA | USB | Apoyo a la IED | TDP |
---|---|---|---|---|---|---|---|---|---|---|---|---|
3 Gbps | versión 2.0 | |||||||||||
H55 | Pico Ibex | SLGZX(B3) | BD82H55 (PCH) | Enero de 2010 | DMI 1.0 | 1 GB/s | 6 PCIe 2.0 a 2,5 GT/s | Sí | 6 puertos | 12 puertos | Sí | 5,2 W |
P55 | SLH24 (B3), SLGWV (B2) | BD82P55 (PCH) | Septiembre de 2009 | 8 PCIe 2.0 a 2,5 GT/s | 14 puertos | No | 4,7 W | |||||
H57 | SLGZL(B3) | BD82H57 (PCH) | Enero de 2010 | Sí | 5,2 W | |||||||
Pregunta 57 | SLGZW(B3) | BD82Q57 (PCH) | 5,1 W |
Conjuntos de chips compatibles con CPU LGA 1155 (Sandy Bridge e Ivy Bridge). Las líneas PCIe 2.0 del PCH funcionaban a 5 GT/s en esta serie, a diferencia de los chips LGA 1156 anteriores. [77]
Los chipsets de la serie 6 de Intel Cougar Point con el paso B2 fueron retirados del mercado debido a un error de hardware que hace que su Serial ATA de 3 Gbit/s se degrade con el tiempo hasta que se vuelvan inutilizables. El paso B3 de los chipsets de la serie 6 de Intel tendrá la solución para esto. El chipset Z68 que admite el overclocking de la CPU y el uso de los gráficos integrados no tiene este error de hardware, sin embargo todos los demás con B2 sí lo tenían. [78] El Z68 también agregó soporte para almacenar en caché de forma transparente los datos del disco duro en unidades de estado sólido (hasta 64 GB), una tecnología llamada Smart Response Technology . [79]
Conjunto de chips | Nombre en clave | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | PCI | SATA | USB | Apoyo a la IED | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | 3 Gbps | v3.2 Generación 1x1 | versión 2.0 | |||||||||||
H61 1 | Punta puma | SLH83(B2) SLJ4B(B3) | BD82H61 (PCH) | 20 de febrero de 2011 | DMI 2.0 | 2 GB/s | 6 PCIe 2.0 | No | Ninguno | 4 puertos | Ninguno | 10 puertos | Sí | 6,1 W |
B65 1 | SLH98(B2) SLJ4A(B3) | BD82B65 (PCH) | 25 de febrero de 2011 | 8 PCIe 2.0 | Sí | 1 puerto | 5 puertos | 12 puertos | ||||||
Pregunta 65 1 | SLH99(B2) SLJ4E(B3) | BD82Q65 (PCH) | Segundo trimestre de 2011 | 14 puertos | ||||||||||
P67 1 | SLH84(B2) ( Retirado del mercado ) SLJ4C (B3) | BD82P67 (PCH) | 9 de enero de 2011 | No | 2 puertos | 4 puertos | No | |||||||
H67 1 | SLH82(B2) ( Retirado del mercado ) SLJ49 (B3) | BD82H67 (PCH) | Sí | |||||||||||
Pregunta 67 1 | SLH85(B2) SLJ4D(B3) | BD82Q67 (PCH) | 20 de febrero de 2011 | Sí | ||||||||||
Z68 1 | SLJ4F(B3) | BD82Z68 (PCH) | 11 de mayo de 2011 | No | ||||||||||
B75 2 | Punta Pantera | SLJ85(C1) | BD82B75 (PCH) | 13 de mayo de 2012 | Sí | 1 puerto | 5 puertos | 4 puertos | 8 puertos | 6,7 W | ||||
Q75 2 | SLJ84(C1) | BD82Q75 (PCH) | 10 puertos | |||||||||||
Z75 2 | SLJ87(C1) | BD82Z75 (PCH) | 8 de abril de 2012 | No | 2 puertos | 4 puertos | ||||||||
H77 2 | SLJ88(C1) | BD82H77 (PCH) | ||||||||||||
Pregunta 77 2 | SLJ83(C1) | BD82Q77 (PCH) | 13 de mayo de 2012 | Sí | ||||||||||
Z77 2 | SLJC7(C1) | BD82Z77 (PCH) | 8 de abril de 2012 | No |
Los chipsets que admiten CPU LGA 1150 se enumeran a continuación. Las CPU Haswell y Haswell Refresh son compatibles con todos los chipsets enumerados; sin embargo, normalmente se requiere una actualización del BIOS para que las placas base Lynx Point de la serie 8 admitan CPU Haswell Refresh. [81] Las CPU Broadwell solo son compatibles con los chipsets de la serie 9, que normalmente se conocen como Wildcat Point . [82]
La versión C1 del chipset Lynx Point contiene un error: un sistema podría perder la conectividad con los dispositivos USB conectados a los puertos USB 3.0 provistos por el chipset si el sistema entra en el modo de suspensión S3 . [83]
Conjunto de chips | Código nombre | sEspec. número | Parte números | Liberar fecha | Autobús interfaz | Enlace velocidad | PCI Express carriles | VT-d apoyo | PCI | SATA | USB | IED | TDP | PCIe M.2 apoyo | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | 3 Gbps | v3.2 Generación 1x1 | versión 2.0 | |||||||||||||
H81 | Punta del lince | SR13B(C1) SR177(C2) | DH82H81 (PCH) | Junio de 2013 | DMI 2.0 | 2 GB/s | 6 PCIe 2.0 | No | No | 2 puertos | 2 puertos | 2 puertos | 8 puertos | Sí | 4,1 W | No |
B85 | SR13C(C1) SR178(C2) | DH82B85 (PCH) | 8 PCIe 2.0 | 4 puertos | 4 puertos | |||||||||||
Q85 | SR138(C1) SR174(C2) | DH82Q85 (PCH) | 6 puertos | |||||||||||||
Pregunta 87 | SR137(C1) SR173(C2) SR19E(C2) | DH82Q87 (PCH) | Sí | 6 puertos | Ninguno | |||||||||||
H87 | SR139(C1) SR175(C2) | DH82H87 (PCH) | No | |||||||||||||
Z87 | SR13A(C1) SR176(C2) | DH82Z87 (PCH) | ||||||||||||||
Z97 | Punta Wildcat | SR1JJ(A0) | DH82Z97 (PCH) | Mayo de 2014 | Sí | |||||||||||
H97 | SR1JK(A0) | DH82H97 (PCH) |
Chipsets de un solo socket que admiten CPU LGA 1366 , LGA 2011 y LGA 2011-v3 . Consulta la Lista de chipsets Intel Xeon para obtener más chipsets de múltiples sockets para estos sockets.
Conjunto de chips | Nombre en clave | Número de sSpec | Parte números | Fecha de lanzamiento | Enchufe | Autobús interfaz | Enlace velocidad [e] | Carriles PCI Express | VT-d apoyo | PCI | SATA | USB | IED | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | 3 Gbps | v3.2 Generación 1x1 | versión 2.0 | |||||||||||||
X58 (concentrador de E/S) 1 | Tylersburg | SLGBT (B2), SLGMX (B3), SLH3M (C2) | AC82X58 (interfaz de entrada/salida) | Noviembre de 2008 | LGA 1366 | Índice de calidad del producto (IPC) | Hasta 25,6 GB/s | 36 PCIe 2.0 a 5 GT/s (IOH); 6 PCIe 1.1 (ICH) | Sí | Sí | Ninguno | 6 puertos | Ninguno | 12 puertos | No | 28,6 W2 |
X79 3 | Patsburgo | SLJHW (C0), [84] SLJN7 (C1) [85] | BD82X79 (PCH) [86] | 14 de noviembre de 2011 | Asociación LGA 2011 | DMI 2.0 | 32 GB/s | 40 PCIe 3.0 | 2 puertos | 4 puertos | 14 puertos | 7,8 W | ||||
X99 4 | Wellsburg | SLKDE (B1), SLKM9 (B1) | DH82031PCH (PCH) | 29 de agosto de 2014 | LGA 2011-v3 | No | 10 puertos | Ninguno | 6 puertos | 8 puertos | 6,5 W |
Chipsets compatibles con el zócalo LGA 2066 para procesadores Skylake-X y procesadores Kaby Lake-X.
El chipset C621 también es compatible con el zócalo LGA 3647 para los procesadores Skylake-SP, así como para los procesadores Cascade Lake-W y Cascade Lake-SP.
Conjunto de chips | Código nombre | sEspec. número | Números de piezas | Fecha de lanzamiento | Autobús interfaz | Enlace velocidad [e] | Carriles PCI Express | SATA | SATAe | PCIe | CAL | Puertos USB | TDP | |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | versión 3.0 | versión 2.0 | ||||||||||||
X299 | Cataratas de la cuenca | SR2Z2(A0) | GL82X299 | 30 de mayo de 2017 | DMI3.0 | 32 GB/s | 16 PCIe 3.0 (para i5), 28-44 PCIe 3.0 (i7), 48 PCIe 3.0 (i9) | ? | ? | No | Hasta 10 | Hasta 14 | ? | 6 W |
C422 | Lago Kaby | SR2WG(A0) | GL82C422 | 11 de julio de 2017 | 24 PCIe 3.0 | ? | 6 W | |||||||
C621 | Lewisburgo | SR36S(B1) SR354(S0) SR3HE(B2) SR3HL(S1) | EY82C621x | UPI | 32 GB/s | 48 PCIe 3.0 | Hasta 14 | 15 W | ||||||
C622 | SR36X(S0) SR3HK(S1) | EY82C622 | 17 W | |||||||||||
C624 | SR36Y(S0) SR3HM(S1) | EY82C624 | 19 W | |||||||||||
C625 | SR36W(B1) SR3HJ(B2) | EY82C625 | Sí | 21 W | ||||||||||
C626 | SR36V(B1) SR3HH(B2) | EY82C626 | 23 W | |||||||||||
C627 | SR36U(B1) SR3HG(B2) | EY82C627 | 28,6 W | |||||||||||
C628 | SR36T(B1) SR3HF(B2) | EY82C628 | 26,3 W |
Todos los chipsets móviles de la serie Core-i tienen un puente sur integrado.
Conjunto de chips | Código nombre | sEspec. número | Parte números | Fecha de lanzamiento | Proceso apoyo | Autobús interfaz | Enlace velocidad | PCI Express carriles | VT-d apoyo | SATA | USB | IED | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | 3 Gbps | v3.2 Generación 1x1 | versión 2.0 | ||||||||||||
PM55 | Pico Ibex-M | SLGWN(B2), SLH23(B3), SLGWP | BD82PM55 (PCH) | Septiembre de 2009 | 45 nm, 32 nm | DMI | 1 GB/s | 8 PCIe 2.0 | Sí | Ninguno | 6 puertos | Ninguno | 14 puertos | No | 3,5 W |
HM55 | SLGZS(B3) | BD82HM55 (PCH) | Enero de 2010 | 6 PCIe 2.0 | 4 puertos | 12 puertos | Sí | ||||||||
HM57 | SLGZR(B3) | BD82HM57 (PCH) | 8 PCIe 2.0 | 6 puertos | 14 puertos | ||||||||||
QM57 | SLGZQ(B3) | BD82QM57 (PCH) | |||||||||||||
QS57 | SLGZV(B3) | BD82QS57 (PCH) | 3,4 W | ||||||||||||
HM65 | Punto Cougar-M | SLH9D(B2) ( Retirado del mercado ) SLJ4P(B3) | BD82HM65 (PCH) | 9 de enero de 2011 | 32 nm | DMI 2.0 | 2 GB/s | 8 PCIe 2.0 | No | 2 puertos | 4 puertos | 12 puertos | 3,9 W | ||
HM67 | SLH9C(B2) ( Retirado del mercado ) SLJ4N(B3) | BD82HM67 (PCH) | 14 puertos | ||||||||||||
UM67 | SLH9U(B2) SLJ4L(B3) | BD82UM67 (PCH) | 20 de febrero de 2011 | 3,4 W | |||||||||||
QM67 | SLH9B(B2) SLJ4M(B3) | BD82QM67 (PCH) | Sí | 3,9 W | |||||||||||
QS67 | SLHAG(B2) SLJ4K(B3) | BD82QS67 (PCH) | 3,4 W | ||||||||||||
NM70 | Punto de pantera-M | SLJTA(C1) | BD82NM70 (PCH) | Agosto de 2012 | 22 nm | 4 PCIe 2.0 | ? | 1 puerto | 3 puertos | 8 puertos | 4,1 W | ||||
HM70 | SJTNV(C1) | BD82HM70 (PCH) | 8 de abril de 2012 | 8 PCIe 2.0 | No | 4 puertos | 4 puertos | 6 puertos | |||||||
HM75 | SLJ8F(C1) | BD82HM75 (PCH) | 2 puertos | Ninguno | 12 puertos | ||||||||||
HM76 | SLJ8E(C1) | BD82HM76 (PCH) | 4 puertos | 8 puertos | |||||||||||
UM77 | SLJ8D(C1) | BD82UM77 (PCH) | 4 PCIe 2.0 | 1 puerto | 3 puertos | 6 puertos | 3,0 W | ||||||||
HM77 | SLJ8C(C1) | BD82HM77 (PCH) | 8 PCIe 2.0 | 2 puertos | 4 puertos | 10 puertos | 4,1 W | ||||||||
QM77 | SLJ8A(C1) | BD82QM77 (PCH) | Sí | ||||||||||||
QS77 | SLJ8B(C1) | BD82QS77 (PCH) | 3,0 a 3,6 W | ||||||||||||
HM86 | Punto Lynx-M | SR13J(C1) SR17E(C2) | DH82HM86 (PCH) | Junio de 2013 | 4 puertos | 2 puertos | 5 puertos | 2,7 W | |||||||
QM87 | SR13G(C1) SR17C(C2) | DH82QM87 (PCH) | 6 puertos | 8 puertos | |||||||||||
HM87 | SR13H(C1) SR17D(C2) | DH82HM87 (PCH) | 10 puertos | ||||||||||||
HM97 | Punto Wildcat-M | SR1JN(A0) | DH82HM97 (PCH) | Mayo de 2014 | ? |
Cada procesador Intel Core de cuarta generación y de quinta generación basado en las líneas de procesadores Mobile U y Y tiene un concentrador controlador de plataforma en el paquete. [87]
Conjunto de chips integrado en el paquete de CPU | Nombre en clave | Fecha de lanzamiento | Soporte de procesos | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Soporte VT-d | SATA | USB | Apoyo a la IED | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | 3 Gbps | v3.2 Generación 1x1 | versión 2.0 | ||||||||||
Serie 8 de bajo consumo y calidad superior | Lynx Point-LP | Junio de 2013 | 22 nm | OPI✕8 | Desconocido | 12 PCIe 2.0 | Sí | Hasta 3 | Hasta 4 | Hasta 4 | 8 | No | Desconocido |
Línea de procesadores U de la serie 9, base [88] | Punto Wildcat-LP | Enero de 2015 | ? | DMI 2.0 | Desconocido | 10 PCIe 2.0 | Sí | 2 | Hasta 4 | 8 | Sí | Desconocido | |
Línea de procesadores U serie 9, premium [88] | ? | 12 PCIe 2.0 | Hasta 4 | ||||||||||
Línea de procesadores Core M serie 9, premium [88] | Septiembre de 2014 | ? | 10 |
Los chipsets de la serie 100 (nombre en código Sunrise Point ), para procesadores Skylake que utilizan el zócalo LGA 1151 , [89] se lanzaron en el tercer trimestre de 2015. [90]
Los chipsets de la serie 200 (con nombre en código Union Point ) se introdujeron junto con los procesadores Kaby Lake , que también utilizan el zócalo LGA 1151 ; [91] estos se lanzaron en el primer trimestre de 2017. [92]
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Optano Soporte de memoria | SATA | SATAe | PCIe | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | v3.2 Generación 1x1 | v3.2 Generación 2x1 | Total | |||||||||||||
H110 | Punto del amanecer | SR2CA(D1) SR286 | GL82H110 (conector hembra) | 27 de septiembre de 2015 | DMI 2.0 | 2,0 GB/s | 6 PCIe 2.0 | No | 4 | Ninguno | Ninguno | No | Hasta 4 | Ninguno | Hasta 10 | 6 W |
B150 | SR2C7(D1) SR283 | GL82B150 (conector hembra) | 1 de septiembre de 2015 | DMI3.0 | 3,93 GB/s | 8 PCIe 3.0 | 6 | Hasta 1 | Hasta 6 | Hasta 12 | ||||||
Q150 | SR2C6(D1) SR282 | GL82Q150 (conductor de PCH) | Segundo semestre de 2015 | 10 PCIe 3.0 | Hasta 8 | Hasta 14 | ||||||||||
H170 | SR2C8(D1) SR284 | GL82H170 (conector hembra) | 1 de septiembre de 2015 | 16 PCIe 3.0 | Hasta 2 | Hasta 2 | ||||||||||
Pregunta 170 | SR2C5(D1) SR281 | GL82Q170 (PCH) | Octubre de 2015 | 20 PCIe 3.0 | Hasta 3 | Hasta 3 | Hasta 10 | |||||||||
Z170 | SR2C9(D1) SR285 | GL82Z170 (conductor de PCH) | Agosto de 2015 | |||||||||||||
B250 | Punto de unión | SR2WC(A0) | GL82B250 | 3 de enero de 2017 | 12 PCIe 3.0 | Sí | Hasta 1 | Hasta 1 | Hasta 6 | Hasta 12 | ||||||
Q250 | SR2WD(A0) | GL82Q250 | 14 PCIe 3.0 | Hasta 8 | Hasta 14 | |||||||||||
H270 | SR2WA(A0) | GL82H270 | 20 PCIe 3.0 | Hasta 2 | Hasta 2 | |||||||||||
Q270 | SR2WE(A0) | GL82Q270 | 24 PCIe 3.0 | Hasta 3 | Hasta 3 | Hasta 10 | ||||||||||
Z270 | SR2WB(A0) | GL82Z270 |
Si bien Coffee Lake comparte el mismo zócalo que Skylake y Kaby Lake, esta revisión de LGA 1151 es eléctricamente incompatible con las CPU de las series 100 y 200.
Los chipsets de la serie 300 se introdujeron junto con los procesadores Coffee Lake , que utilizan el zócalo LGA 1151 ; el modelo para entusiastas se lanzó en el último trimestre de 2017, [93] el resto de la línea se lanzó en 2018. [94]
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Memoria Optane apoyo | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | v3.2 Generación 1x1 | v3.2 Generación 2x1 | Total | |||||||||||||
Z370 | Punta del cañón | SR3MD(A0) | GL82Z370 | 5 de octubre de 2017 | DMI3.0 | 3,93 GB/s | 24 PCIe 3.0 | Sí | 6 | hasta 3 | hasta 3 | No | Hasta 10 | Ninguno | Hasta 14 | 6 W |
H310 | SR409(B0) SRCXT(B0) SRCXY(B0) | ? | 3 de abril de 2018 | DMI 2.0 | 2,0 GB/s | 6 PCIe 2.0 | No | 4 | Ninguno | Ninguno | Wi-Fi 5 | Hasta 4 | Hasta 10 | |||
B360 | SR408(B0) | DMI3.0 | 3,93 GB/s | 12 PCIe 3.0 | Sí | 6 | Hasta 1 | Hasta 1 | Hasta 6 | Hasta 4 | Hasta 12 | |||||
B365 | Punto de unión | SREVJ(A0) | 14 de diciembre de 2018 | 20 PCIe 3.0 | Hasta 2 | Hasta 2 | No | Hasta 8 | Ninguno | Hasta 14 | ||||||
H370 | Punta del cañón | SR405(B0) | 3 de abril de 2018 | Wi-Fi 5 | Hasta 4 | |||||||||||
Q370 | SR404(B0) | Segundo trimestre de 2018 | 24 PCIe 3.0 | Hasta 3 | Hasta 3 | Hasta 10 | Hasta 6 | |||||||||
Z390 | SR406(B0) | FH82Z390 | 8 de octubre de 2018 |
Los chipsets C232 y C242 no admiten GPU integradas en la CPU, ya que carecen de compatibilidad con FDI . Oficialmente, solo admiten procesadores Xeon, pero algunas placas base también admiten procesadores de consumo (Core de 6.ª/7.ª generación para la serie C230, Core de 8.ª/9.ª generación para la serie C240 y sus derivados Pentium/Celeron).
Conjunto de chips | Código nombre | sEspec. número | Números de piezas | Fecha de lanzamiento | Autobús interfaz | Enlace velocidad | PCI Express carriles | SATA | SATAe | PCIe | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | v3.2 Generación 1x1 | v3.2 Generación 2x1 | Total | ||||||||||||
C232 | Punto del amanecer | SR2CB(D1) | GL82C232 (PCH) | 1 de septiembre de 2015 | DMI3.0 | 3,93 GB/s | 8 PCIe 3.0 | Hasta 6 | Hasta 3 | Hasta 1 | No | Hasta 6 | Ninguno | Hasta 12 | 6 W |
C236 | SR2CC(D1) | GL82C236 (conector hembra) | 20 PCIe 3.0 | Hasta 8 | Hasta 3 | Hasta 10 | Hasta 14 | ||||||||
C242 | Lago de café | SR40C(B0) | FH82C242 | Noviembre 2018 | 10 PCIe 3.0 | Hasta 6 | ? | Hasta 1 | Hasta 6 | Hasta 2 | Hasta 12 | ||||
C246 | SR40A(B0) | FH82C246 | Julio de 2018 | 24 PCIe 3.0 | Hasta 8 | Hasta 3 | Wi-Fi 5 | Hasta 10 | Hasta 6 | Hasta 14 |
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Puertos de 6 Gbit/s | versión 3.2 | versión 2.0 | |||||||||||||
Generación 1x1 | Generación 2x1 | ||||||||||||||
HM170 | Punto del amanecer | SR2C4(D1) SR27Z | GL82HM170 (conector hembra) | 1 de septiembre de 2015 | DMI3.0 | 3,93 GB/s | 16 PCIe 3.0 | Hasta 4 | ? | Hasta 2 | No | Hasta 8 | Ninguno | Hasta 14 | 2,6 W |
QM170 | SR2C3(D1) SR27Y | GL82QM170 (conector hembra) | |||||||||||||
CM236 | SR2CE(D1) | GL82CM236 (conector hembra) | 20 PCIe 3.0 | Hasta 8 | Hasta 3 | Hasta 10 | 3,67 W | ||||||||
Sistema de gestión de calidad 180 | SR2NH(D1) | GLQMS180 (PCH) | ? | ? | ? | ? | ? | ? | |||||||
QMU185 | ? | ? | ? | ? | ? | ? | |||||||||
HM175 | SR30W(D1) | GL82HM175 (conector hembra) | 3 de enero de 2017 | 16 PCIe 3.0 | Hasta 4 | Hasta 2 | Hasta 8 | 2,6 W | |||||||
QM175 | SR30V(D1) | GL82QM175 (conector hembra) | |||||||||||||
CM238 | SR30U(D1) | GL82CM238 (conector hembra) | 20 PCIe 3.0 | Hasta 8 | Hasta 3 | Hasta 10 | 3,67 W | ||||||||
HM370 | Lago de café | SR40B(B0) | FH82HM370 (PCH) | Segundo trimestre de 2018 | 16 PCIe 3.0 | Hasta 4 | Hasta 2 | Wi-Fi 5 | Hasta 8 | Hasta 4 | 3 W | ||||
QM370 | SR40D(B0) | FH82QM370 (PCH) | 20 PCIe 3.0 | Hasta 10 | Hasta 6 | ||||||||||
CM246 | SR40E(B0) | FH82CM246 (PCH) | 24 PCIe 3.0 | Hasta 8 | Hasta 4 |
Conjunto de chips en el paquete de CPU | Nombre en código | Fecha de lanzamiento | Interfaz de bus | Velocidad de enlace [e] | Carriles PCI Express | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Puertos de 6 Gbit/s | versión 3.2 | versión 2.0 | |||||||||||
Generación 1x1 | Generación 2x1 | ||||||||||||
Serie 100 (Base-U) | Lago Skylake [95] | Septiembre de 2015 | OPIx8 | 2GT/s y 4GT/s | 10 PCIe 2.0 | 2 | Desconocido | ? | Desconocido | 4 | Ninguno | 8 | Desconocido |
Serie 100 (Premium-U) | 12 PCIe 3.0 | 3 | ? | 6 | 10 | ||||||||
Serie 100 (Premium-Y) | 10 PCIe 3.0 | 2 | ? | 6 | 6 | ||||||||
Lago Kaby (Base-U) | Lago Kaby [96] | Septiembre de 2016 | OPIx8 | 2GT/s y 4GT/s | 10 PCIe 2.0 | 2 | Desconocido | ? | Desconocido | 4 | Ninguno | 10 | Desconocido |
Lago Kaby (Premium-U) | 12 PCIe 3.0 | 3 | ? | 6 | 10 | ||||||||
Lago Kaby (Premium-Y) | 10 PCIe 3.0 | 2 | ? | 6 | 6 | ||||||||
Serie 300 (Premium-U) | Lago del café [97] | Abril 2018 | OPIx8 | Hasta 4GT/s | 16 PCIe 3.0 | 3 | Desconocido | ? | Desconocido | Hasta 6 | Ninguno | 10 | Desconocido |
LGA 1200 es un socket de CPU diseñado para las CPU de escritorio Comet Lake y Rocket Lake . Al igual que sus predecesores, LGA 1200 tiene la misma cantidad de pines que su nombre sugiere: 1200. En su interior, LGA 1200 es una versión modificada de LGA 1151, su predecesor. Cuenta con 49 pines salientes adicionales que se utilizan para mejorar la entrega de energía y brindar soporte para futuras actualizaciones con funciones de E/S.
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Compatibilidad con memoria Intel Optane | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | Soporte de Rocket Lake | TDP | |||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | versión 2.0 | versión 3.2 | ||||||||||||||||
Generación 1x1 | Generación 2x1 | Generación 2x2 | ||||||||||||||||
H410 | Lago Cometa | SRH1D(A0) | FH82H410 | Segundo trimestre de 2020 | DMI3.0 | ×4 [98] (3,93 GB/s) | 6 PCIe 3.0 | No | 4 | No | Sí | No | Hasta 10 | Hasta 4 | Ninguno | Ninguno | No ‡ | 6 W |
B460 | SRH1C(A0) | FH82B460 | 16 PCIe 3.0 | Sí | 6 | Hasta 12 | Hasta 8 | Ninguno | Ninguno | |||||||||
H470 | SRH14(A0) | FH82H470 | 20 PCIe 3.0 | Sí | Wi-Fi 6 | Hasta 14 | Hasta 4 | Ninguno | Sí | |||||||||
Q470 | SRH1A(A0) | FH82Q470 | 24 PCIe 3.0 | Sí | Hasta 10 | Hasta 6 | Ninguno | |||||||||||
Z490 | SRH13(A0) | FH82Z490 | Sí | Ninguno | ||||||||||||||
W480 | SRH19(A0) | FH82W480 | Sí | 8 | Hasta 8 | Ninguno | ||||||||||||
H420E | SRH8W(A0) | FH82H420E | 6 PCIe 3.0 | Desconocido | 4 | No | Desconocido | No | Hasta 10 | Hasta 6 | Ninguno | Ninguno | Desconocido | 6 W | ||||
Q470E | SRJ7X(A0) | FH82Q470E | 24 PCIe 3.0 | 6 | 14 | Hasta 10 | Hasta 6 | Ninguno | ||||||||||
W480E | SRJ7Y(A0) | FH82W480E | 8 | Hasta 8 | Ninguno | |||||||||||||
H510 | Lago Rocket | SRKM2(B1) | FH82H510 | Primer trimestre de 2021 | ×4 [98] (3,93 GB/s) | 6 PCIe 3.0 | No | 4 | No | Sí | Wi-Fi 6 | Hasta 10 | Hasta 4 | Ninguno | Ninguno | Sí | 6 W | |
B560 | SRKM5(B1) | FH82B560 | 12 PCIe 3.0 | Sí | 6 | Hasta 12 | Hasta 6 | Hasta 4 | Hasta 2 | |||||||||
H570 | SRKM6(B1) | FH82H570 | ×8 † [98] (7,86 GB/s) | 20 PCIe 3.0 | Sí | Hasta 14 | Hasta 8 | |||||||||||
Z590 | SRKM3(B1) | FH82Z590 | 24 PCIe 3.0 | Sí | Hasta 10 | Hasta 10 | Hasta 3 | |||||||||||
W580 | SRKM7(B1) | FH82W580 | Sí | 8 |
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Compatibilidad con memoria Intel Optane | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | |||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | versión 2.0 | versión 3.2 | |||||||||||||||
Generación 1x1 | Generación 2x1 | Generación 2x2 | |||||||||||||||
HM470 | Lago Cometa | SRJA(A0) | FH82HM470 | Segundo trimestre de 2020 | DMI3.0 | 3,93 GB/s | 16 PCIe 3.0 | Sí | 4 | No | Sí | Wi-Fi 6 | Hasta 14 | Hasta 8 | Hasta 4 | Desconocido | 3 W |
QM480 | SRH16 [100] | FH82QM480 | 20 PCIe 3.0 | Hasta 10 | Hasta 6 | ||||||||||||
WM490 | SRH17(A0) | FH82WM490 | 24 PCIe 3.0 | 8 | No | ||||||||||||
HM570E | Lago del tigre | SRKLS(B1) | FH82HM570E | Tercer trimestre de 2021 | DMI3.0 | 3,93 GB/s | 16 PCIe 3.0 | Desconocido | 4 | No | Desconocido | No | Hasta 14 | Hasta 10 | Hasta 10 | Desconocido | 2,9 W |
QM580E | SRKLT(B1) | FH82QM580E | 20 PCIe 3.0 | ||||||||||||||
RM590E | SRKRLR(B1) | FH82RM590E | 24 PCIe 3.0 | 8 | 3,4 W | ||||||||||||
HM570 | SRKMA(B1) | FH82HM570 | Segundo trimestre de 2021 | 16 PCIe 3.0 | Sí | 4 | Sí | Wi-Fi 6 | Hasta 8 | Hasta 8 | |||||||
QM580 | SRKMC(B1) | FH82QM580 | 20 PCIe 3.0 | Hasta 14 | Hasta 10 | Hasta 10 | |||||||||||
WM590 | SRKMB(B1) | FH82WM590 | 24 PCIe 3.0 | 8 | No |
Conjunto de chips en el paquete de CPU | Nombre en código | Fecha de lanzamiento | Interfaz de bus | Velocidad de enlace [e] | Carriles PCI Express | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | ||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Puertos de 6 Gbit/s | versión 3.2 | versión 2.0 | |||||||||||
Generación 1x1 | Generación 2x1 | ||||||||||||
Serie 400 (corriente principal/Base-U) | Lago Cometa [101] | Agosto de 2019 | OPIx8 | Hasta 4GT/s | 12 PCIe 2.0 | Hasta 2 | No | Sí | ? | Hasta 4 | Ninguno | 8 | Desconocido |
Serie 400 (Premium-U) | 16 PCIe 3.0 | Hasta 3 | ? | Hasta 6 | Hasta 6 | 10 | |||||||
Serie 495 (Premium-U) | Lago de hielo [102] | Agosto de 2019 | OPIx8 | Hasta 4GT/s | 16 PCIe 3.0 | Hasta 3 | No | Sí | ? | Hasta 6 | Hasta 6 | 10 | Desconocido |
Serie 495 (Premium-Y) | 14 PCIe 3.0 | Hasta 2 | ? | 6 | |||||||||
Serie 500 (Premium-UP3) | Lago del Tigre [103] | Septiembre de 2020 | OPIx8 | Hasta 4GT/s | 12 PCIe 3.0 | 2 | No | Sí | ? | 4 | 4 | 10 | Desconocido |
Serie 500 (Premium-UP4) | Hasta 2GT/s | 10 PCIe 3.0 | Ninguno | ? | 4 | 4 | 6 |
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Compatibilidad con memoria Optane | SATA | SATAe | PCIe | MAC inalámbrica | Puertos USB | TDP | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | versión 2.0 | versión 3.2 | ||||||||||||||||
4.0 | 3.0 | Generación 1x1 | Generación 2x1 | Generación 2x2 | ||||||||||||||
Z690 | Lago Alder | SRKZZ(B1) | FH82Z690 | Cuarto trimestre de 2021 | DMI 4.0 | ✕8 [104] (15,76 GB/s) | 12 [105] | 16 [105] | Sí | 8 | No | Sí | Wi-Fi 6E | 14 | 10 | 10 | 4 | 6 W |
W680 | SRL00(B1) | FH82W680 | Segundo trimestre de 2022 | |||||||||||||||
Q670 | SRL01(B1) | FH82Q670 | Primer trimestre de 2022 | 12 [105] | 8 | |||||||||||||
H670 | SRKZY(B1) | FH82H670 | 8 [105] | 4 [105] | 2 [105] | |||||||||||||
B660 | SRKZX(B1) | FH82B660 | ✕4 [105] (7,88 GB/s) | 6 [105] | 8 [105] | 4 [105] | 12 [105] | 6 [105] | ||||||||||
H610 | SRKZW(B1) | FH82H610 | Ninguno [105] | No | 10 [105] | 4 [105] | 2 [105] | Ninguno [105] | ||||||||||
R680E | SRL2S(B1) | FH82R680E | ✕8 (15,76 GB/s) | 12 | 16 | No | 8 | No | Desconocido | Wi-Fi 5 | 14 | 10 | 10 | 4 | ||||
Q670E | SRL2R(B1) | FH82Q670E | 12 | 8 | ||||||||||||||
H610E | SRL2T(B1) | FH82H610E | ✕4 (7,88 GB/seg) | Ninguno | 12 | 4 | Wi-Fi 6E | 10 | 4 | 2 | Ninguno | |||||||
Z790 | Lago Raptor | SRM8P(B1) | FH82Z790 | Cuarto trimestre de 2022 | DMI 4.0 | ✕8 (15,76 GB/s) | 20 | 8 | Sí | 8 | No | Sí | Wi-Fi 6E | 14 | 10 | 5 | ||
H770 | SRM8T(B1) | FH82H770 | Primer trimestre de 2023 | 16 | 8 | 4 | 2 | |||||||||||
B760 | SRM8V(B1) | FH82B760 | ✕4 (7,88 GB/seg) | 10 | 4 | 4 | 12 | 6 |
Todas las CPU móviles Intel Core-i de 12.ª y 13.ª generación, excepto la serie HX, tienen un concentrador controlador de plataforma en el paquete .
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Compatibilidad con memoria Optane | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
4.0 | 3.0 | 6 Gbps | versión 2.0 | versión 3.2 | ||||||||||||||
Generación 1x1 | Generación 2x1 | Generación 2x2 | ||||||||||||||||
HM670 | Lago Alder | SRL2Y(B1) | FH82HM670 | Segundo trimestre de 2022 | DMI 4.0 | ✕8 [104] (15,76 GB/s) | Hasta 16 | Hasta 12 | Sí | 8 | No | Sí | Wi-Fi 6E | Hasta 14 | Hasta 10 | Hasta 4 | 3,7 W | |
WM690 | SRL2Z(B1) | FH82WM690 | ||||||||||||||||
HM770 | Lago Raptor | SRM8M(B1) | FH82HM770 | 3 de enero de 2023 | 28 incluyendo PCIe 3.0 | Desconocido | No | Sí | ||||||||||
WM790 | SRM8N(B1) | FH82WM790 |
Conjunto de chips en el paquete de CPU | Nombre en código | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | SATA | SATAe | PCIe M.2 | MAC inalámbrica | Puertos USB | TDP | |||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
4.0 | 3.0 | Puertos de 6 Gbit/s | versión 3.2 | versión 2.0 | ||||||||||
Generación 1x1 | Generación 2x1 | |||||||||||||
Serie 600 (Premium-P) [106] | Lago Alder | Febrero de 2022 | OPI | ✕8 (15,76 GB/s) | Ninguno | 12 | Hasta 2 | No | Sí | Wi-Fi 6 | Hasta 4 | Hasta 4 | 10 | Desconocido |
Serie 700 (Premium-P) [107] | Lago Raptor | Enero de 2023 | Ninguno | No | Sí | Desconocido |
Conjunto de chips | Nombre en código | Número de sSpec | Números de piezas | Fecha de lanzamiento | Interfaz de bus | Velocidad del enlace | Carriles PCI Express | Compatibilidad con memoria Optane | SATA | PCIe | MAC inalámbrica | Puertos USB | TDP | ||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
6 Gbps | versión 2.0 | versión 3.2 | |||||||||||||||
4.0 | 3.0 | Generación 1x1 | Generación 2x1 | Generación 2x2 | |||||||||||||
Z890 | Lago Flecha | SRPEZ | FH82Z890 | Cuarto trimestre de 2024 | DMI 4.0 | ✕8 (15,76 GB/s) | 24 | — | No | 8 | Sí | Wi-Fi 6E | 14 | 10 | 10 | 5 | 6 W |
{{cite web}}
: CS1 maint: archived copy as title (link){{cite web}}
: Falta o está vacío |url=
( ayuda ){{cite web}}
: CS1 maint: archived copy as title (link){{cite web}}
: CS1 maint: archived copy as title (link){{cite web}}
: Falta o está vacío |title=
( ayuda )